Searched refs:AR_Q_TXE (Results 1 - 11 of 11) sorted by relevance

/haiku/src/add-ons/kernel/drivers/network/wlan/atheroswifi/dev/ath/ath_hal/ar5211/
H A Dar5211_xmit.c423 HALASSERT((OS_REG_READ(ah, AR_Q_TXE) & (1 << q)) == 0);
447 OS_REG_WRITE(ah, AR_Q_TXE, 1 << q);
468 if (n == 0 && (OS_REG_READ(ah, AR_Q_TXE) & (1<<q)))
H A Dar5211reg.h83 #define AR_Q_TXE 0x0840 /* Transmit Queue enable */ macro
/haiku/src/add-ons/kernel/drivers/network/wlan/atheroswifi/contrib/ath_hal/ar9300/
H A Dar9300_xmit.c586 if (OS_REG_READ(ah, AR_Q_TXE) & (1 << q)) {
655 OS_REG_READ(ah, AR_Q_TXE),
760 OS_REG_READ(ah, AR_Q_TXE),
898 if(OS_REG_READ(ah, AR_Q_TXE) == 0) {
H A Dar9300_xmit_ds.c462 OS_REG_READ(ah, AR_Q_TXE),
473 OS_REG_WRITE(ah, AR_Q_TXE, 1 << qnum);
H A Dar9300reg.h473 #define AR_Q_TXE AR_MAC_QCU_OFFSET(MAC_QCU_TXE) macro
H A Dar9300_reset.c2085 OS_REG_READ(ah, AR_Q_TXE) ||
/haiku/src/add-ons/kernel/drivers/network/wlan/atheroswifi/dev/ath/ath_hal/ar5212/
H A Dar5212_xmit.c535 HALASSERT((OS_REG_READ(ah, AR_Q_TXE) & (1 << q)) == 0);
557 OS_REG_WRITE(ah, AR_Q_TXE, 1 << q);
580 if (OS_REG_READ(ah, AR_Q_TXE) & (1 << q))
611 OS_REG_READ(ah, AR_QSTS(q)), OS_REG_READ(ah, AR_Q_TXE),
H A Dar5212reg.h98 #define AR_Q_TXE 0x0840 /* MAC Transmit Queue enable */ macro
H A Dar5212_reset.c1163 if (!OS_REG_IS_BIT_SET(ah, AR_Q_TXE, AR_Q_TXE_M)) {
/haiku/src/add-ons/kernel/drivers/network/wlan/atheroswifi/dev/ath/
H A Dif_athvar.h1184 #define AR_Q_TXE 0x0840 /* MAC Transmit Queue enable */ macro
1186 (OS_REG_READ(_ah, AR_Q_TXE) & (1<<(_qnum)))
/haiku/src/add-ons/kernel/drivers/network/wlan/atheroswifi/dev/ath/ath_hal/ar5416/
H A Dar5416_xmit.c58 OS_REG_READ(ah, AR_QSTS(q)), OS_REG_READ(ah, AR_Q_TXE),

Completed in 141 milliseconds