Searched refs:evt2irq (Results 1 - 25 of 65) sorted by relevance

123

/linux-master/arch/sh/include/cpu-sh4/cpu/
H A Ddma.h10 #define DMTE0_IRQ evt2irq(0x640)
11 #define DMTE4_IRQ evt2irq(0x780)
12 #define DMTE6_IRQ evt2irq(0x7c0)
13 #define DMAE0_IRQ evt2irq(0x6c0)
/linux-master/arch/sh/include/cpu-sh4a/cpu/
H A Ddma.h9 #define DMTE0_IRQ evt2irq(0x800)
10 #define DMTE4_IRQ evt2irq(0xb80)
11 #define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
14 #define DMTE0_IRQ evt2irq(0x800)
15 #define DMTE4_IRQ evt2irq(0xb80)
16 #define DMAE0_IRQ evt2irq(0xbc0) /* DMA Error IRQ*/
19 #define DMTE0_IRQ evt2irq(0x640)
20 #define DMTE4_IRQ evt2irq(0x780)
21 #define DMAE0_IRQ evt2irq(0x6c0)
24 #define DMTE0_IRQ evt2irq(
[all...]
/linux-master/arch/sh/include/mach-common/mach/
H A Dlboxre2.h12 #define IRQ_CF1 evt2irq(0x320) /* CF1 */
13 #define IRQ_CF0 evt2irq(0x340) /* CF0 */
14 #define IRQ_INTD evt2irq(0x360) /* INTD */
15 #define IRQ_ETH1 evt2irq(0x380) /* Ether1 */
16 #define IRQ_ETH0 evt2irq(0x3a0) /* Ether0 */
17 #define IRQ_INTA evt2irq(0x3c0) /* INTA */
H A Dtitan.h14 #define TITAN_IRQ_WAN evt2irq(0x240) /* eth0 (WAN) */
15 #define TITAN_IRQ_LAN evt2irq(0x2a0) /* eth1 (LAN) */
16 #define TITAN_IRQ_MPCIA evt2irq(0x300) /* mPCI A */
17 #define TITAN_IRQ_MPCIB evt2irq(0x360) /* mPCI B */
18 #define TITAN_IRQ_USB evt2irq(0x360) /* USB */
H A Dhp6xx.h10 #define HP680_BTN_IRQ evt2irq(0x600) /* IRQ0_IRQ */
11 #define HP680_TS_IRQ evt2irq(0x660) /* IRQ3_IRQ */
12 #define HP680_HD64461_IRQ evt2irq(0x680) /* IRQ4_IRQ */
/linux-master/arch/sh/drivers/pci/
H A Dfixups-sh03.c14 case 4: return evt2irq(0x2a0); /* eth0 */
15 case 8: return evt2irq(0x2a0); /* eth1 */
16 case 6: return evt2irq(0x240); /* PCI bridge */
20 return evt2irq(0x240);
24 case 0: irq = evt2irq(0x240); break;
25 case 1: irq = evt2irq(0x240); break;
26 case 2: irq = evt2irq(0x240); break;
27 case 3: irq = evt2irq(0x240); break;
28 case 4: irq = evt2irq(0x240); break;
H A Dfixups-snapgear.c26 case 11: irq = evt2irq(0x300); break; /* USB */
27 case 12: irq = evt2irq(0x360); break; /* PCMCIA */
28 case 13: irq = evt2irq(0x2a0); break; /* eth0 */
29 case 14: irq = evt2irq(0x300); break; /* eth1 */
30 case 15: irq = evt2irq(0x360); break; /* safenet (unused) */
H A Dfixups-sdk7780.c16 #define IRQ_INTA evt2irq(0xa20)
17 #define IRQ_INTB evt2irq(0xa40)
18 #define IRQ_INTC evt2irq(0xa60)
19 #define IRQ_INTD evt2irq(0xa80)
H A Dfixups-r7780rp.c17 return evt2irq(0xa20) + slot;
/linux-master/arch/sh/include/mach-landisk/mach/
H A Diodata_landisk.h30 #define IRQ_PCIINTA evt2irq(0x2a0) /* PCI INTA IRQ */
31 #define IRQ_PCIINTB evt2irq(0x2c0) /* PCI INTB IRQ */
32 #define IRQ_PCIINTC evt2irq(0x2e0) /* PCI INTC IRQ */
33 #define IRQ_PCIINTD evt2irq(0x300) /* PCI INTD IRQ */
34 #define IRQ_ATA evt2irq(0x320) /* ATA IRQ */
35 #define IRQ_FATA evt2irq(0x340) /* FATA IRQ */
36 #define IRQ_POWER evt2irq(0x360) /* Power Switch IRQ */
37 #define IRQ_BUTTON evt2irq(0x380) /* USL-5P Button IRQ */
38 #define IRQ_FAULT evt2irq(0x3a0) /* USL-5P Fault IRQ */
/linux-master/arch/sh/include/cpu-sh3/cpu/
H A Ddma.h16 #define DMTE0_IRQ evt2irq(0x800)
17 #define DMTE4_IRQ evt2irq(0xb80)
/linux-master/arch/sh/include/mach-se/mach/
H A Dse.h87 #define IRQ0_IRQ evt2irq(0x600)
88 #define IRQ1_IRQ evt2irq(0x620)
92 #define IRQ_STNIC evt2irq(0x380)
93 #define IRQ_CFCARD evt2irq(0x3c0)
95 #define IRQ_STNIC evt2irq(0x340)
96 #define IRQ_CFCARD evt2irq(0x2e0)
111 #define SH_ETH0_IRQ evt2irq(0xc00)
112 #define SH_ETH1_IRQ evt2irq(0xc20)
113 #define SH_TSU_IRQ evt2irq(0xc40)
H A Dse7724.h35 #define IRQ0_IRQ evt2irq(0x600)
36 #define IRQ1_IRQ evt2irq(0x620)
37 #define IRQ2_IRQ evt2irq(0x640)
H A Dse7780.h81 #define IRQ_IDE0 evt2irq(0xa60) /* iVDR */
84 #define SMC_IRQ evt2irq(0x300)
87 #define SM501_IRQ evt2irq(0x200)
H A Dse7343.h120 #define IRQ0_IRQ evt2irq(0x600)
121 #define IRQ1_IRQ evt2irq(0x620)
122 #define IRQ4_IRQ evt2irq(0x680)
123 #define IRQ5_IRQ evt2irq(0x6a0)
/linux-master/drivers/sh/intc/
H A Dirqdomain.c21 * by way of evt2irq() translation.
25 * out evt2irq() implementation.
34 *out_hwirq = evt2irq(intspec[0]);
52 irq_base = evt2irq(hw->vectors[0].vect);
53 irq_end = evt2irq(hw->vectors[hw->nr_vectors - 1].vect);
/linux-master/arch/sh/kernel/cpu/sh4/
H A Dsetup-sh7760.c136 DEFINE_RES_IRQ(evt2irq(0x880)),
137 DEFINE_RES_IRQ(evt2irq(0x8a0)),
138 DEFINE_RES_IRQ(evt2irq(0x8e0)),
139 DEFINE_RES_IRQ(evt2irq(0x8c0)),
160 DEFINE_RES_IRQ(evt2irq(0xb00)),
161 DEFINE_RES_IRQ(evt2irq(0xb20)),
162 DEFINE_RES_IRQ(evt2irq(0xb60)),
163 DEFINE_RES_IRQ(evt2irq(0xb40)),
184 DEFINE_RES_IRQ(evt2irq(0xb80)),
185 DEFINE_RES_IRQ(evt2irq(
[all...]
/linux-master/arch/sh/boards/
H A Dboard-edosk7760.c88 .start = evt2irq(0x9e0),
89 .end = evt2irq(0x9e0),
111 .start = evt2irq(0x9c0),
112 .end = evt2irq(0x9c0),
139 .start = evt2irq(0x2a0),
140 .end = evt2irq(0x2a0),
H A Dboard-sh2007.c40 .start = evt2irq(0x240),
41 .end = evt2irq(0x240),
53 .start = evt2irq(0x280),
54 .end = evt2irq(0x280),
91 .start = evt2irq(0x2c0),
92 .end = evt2irq(0x2c0),
H A Dboard-magicpanelr2.c255 .start = evt2irq(0x660),
256 .end = evt2irq(0x660),
370 irq_set_irq_type(evt2irq(0x600), IRQ_TYPE_LEVEL_LOW); /* IRQ0 CAN1 */
371 irq_set_irq_type(evt2irq(0x620), IRQ_TYPE_LEVEL_LOW); /* IRQ1 CAN2 */
372 irq_set_irq_type(evt2irq(0x640), IRQ_TYPE_LEVEL_LOW); /* IRQ2 CAN3 */
373 irq_set_irq_type(evt2irq(0x660), IRQ_TYPE_LEVEL_LOW); /* IRQ3 SMSC9115 */
374 irq_set_irq_type(evt2irq(0x680), IRQ_TYPE_EDGE_RISING); /* IRQ4 touchscreen */
375 irq_set_irq_type(evt2irq(0x6a0), IRQ_TYPE_EDGE_FALLING); /* IRQ5 touchscreen */
377 intc_set_priority(evt2irq(0x600), 13); /* IRQ0 CAN1 */
378 intc_set_priority(evt2irq(
[all...]
/linux-master/arch/sh/kernel/cpu/sh3/
H A Dsetup-sh7720.c33 .start = evt2irq(0x480),
60 DEFINE_RES_IRQ(evt2irq(0xc00)),
81 DEFINE_RES_IRQ(evt2irq(0xc20)),
101 .start = evt2irq(0xa60),
102 .end = evt2irq(0xa60),
132 .start = evt2irq(0xa20),
133 .end = evt2irq(0xa20),
155 DEFINE_RES_IRQ(evt2irq(0xf00)),
174 DEFINE_RES_IRQ(evt2irq(0x400)),
175 DEFINE_RES_IRQ(evt2irq(
[all...]
/linux-master/arch/sh/kernel/cpu/sh4a/
H A Dsetup-sh7722.c150 .start = evt2irq(0xbc0),
151 .end = evt2irq(0xbc0),
156 .start = evt2irq(0x800),
157 .end = evt2irq(0x860),
162 .start = evt2irq(0xb80),
163 .end = evt2irq(0xba0),
188 DEFINE_RES_IRQ(evt2irq(0xc00)),
210 DEFINE_RES_IRQ(evt2irq(0xc20)),
232 DEFINE_RES_IRQ(evt2irq(0xc40)),
253 .start = evt2irq(
[all...]
H A Dsetup-sh7723.c31 DEFINE_RES_IRQ(evt2irq(0xc00)),
52 DEFINE_RES_IRQ(evt2irq(0xc20)),
73 DEFINE_RES_IRQ(evt2irq(0xc40)),
93 DEFINE_RES_IRQ(evt2irq(0x900)),
113 DEFINE_RES_IRQ(evt2irq(0xd00)),
133 DEFINE_RES_IRQ(evt2irq(0xfa0)),
149 .irq = evt2irq(0x980),
177 .irq = evt2irq(0x8c0),
205 .irq = evt2irq(0x560),
236 DEFINE_RES_IRQ(evt2irq(
[all...]
H A Dsetup-sh7343.c25 DEFINE_RES_IRQ(evt2irq(0xc00)),
45 DEFINE_RES_IRQ(evt2irq(0xc20)),
65 DEFINE_RES_IRQ(evt2irq(0xc40)),
85 DEFINE_RES_IRQ(evt2irq(0xc60)),
106 .start = evt2irq(0xe00),
107 .end = evt2irq(0xe60),
127 .start = evt2irq(0x780),
128 .end = evt2irq(0x7e0),
143 .irq = evt2irq(0x980),
171 .irq = evt2irq(
[all...]
H A Dsetup-sh7757.c31 DEFINE_RES_IRQ(evt2irq(0x700)),
51 DEFINE_RES_IRQ(evt2irq(0xb80)),
71 DEFINE_RES_IRQ(evt2irq(0xf00)),
90 DEFINE_RES_IRQ(evt2irq(0x580)),
91 DEFINE_RES_IRQ(evt2irq(0x5a0)),
111 .start = evt2irq(0xcc0),
455 .start = evt2irq(0x640),
456 .end = evt2irq(0x640),
477 .start = evt2irq(0x640),
478 .end = evt2irq(
[all...]

Completed in 207 milliseconds

123