Searched refs:STMP_OFFSET_REG_CLR (Results 1 - 10 of 10) sorted by relevance

/linux-master/include/linux/
H A Dstmp_device.h12 #define STMP_OFFSET_REG_CLR 0x8 macro
/linux-master/lib/
H A Dstmp_device.c30 writel(mask, addr + STMP_OFFSET_REG_CLR);
49 writel(STMP_MODULE_CLKGATE, reset_addr + STMP_OFFSET_REG_CLR);
/linux-master/drivers/input/touchscreen/
H A Dmxs-lradc-ts.c101 ts->base + LRADC_CTRL4 + STMP_OFFSET_REG_CLR);
125 ts->base + LRADC_CH(ch) + STMP_OFFSET_REG_CLR);
141 ts->base + LRADC_CTRL1 + STMP_OFFSET_REG_CLR);
183 ts->base + LRADC_CH(ch1) + STMP_OFFSET_REG_CLR);
185 ts->base + LRADC_CH(ch2) + STMP_OFFSET_REG_CLR);
195 ts->base + LRADC_CTRL1 + STMP_OFFSET_REG_CLR);
283 ts->base + LRADC_CTRL0 + STMP_OFFSET_REG_CLR);
305 ts->base + LRADC_CTRL0 + STMP_OFFSET_REG_CLR);
331 ts->base + LRADC_CTRL0 + STMP_OFFSET_REG_CLR);
357 ts->base + LRADC_CTRL0 + STMP_OFFSET_REG_CLR);
[all...]
/linux-master/drivers/rtc/
H A Drtc-stmp3xxx.c89 rtc_data->io + STMP3XXX_RTC_CTRL + STMP_OFFSET_REG_CLR);
91 rtc_data->io + STMP3XXX_RTC_PERSISTENT1 + STMP_OFFSET_REG_CLR);
176 rtc_data->io + STMP3XXX_RTC_CTRL + STMP_OFFSET_REG_CLR);
199 STMP_OFFSET_REG_CLR);
201 rtc_data->io + STMP3XXX_RTC_CTRL + STMP_OFFSET_REG_CLR);
242 rtc_data->io + STMP3XXX_RTC_CTRL + STMP_OFFSET_REG_CLR);
347 rtc_data->io + STMP3XXX_RTC_PERSISTENT0 + STMP_OFFSET_REG_CLR);
351 rtc_data->io + STMP3XXX_RTC_CTRL + STMP_OFFSET_REG_CLR);
390 rtc_data->io + STMP3XXX_RTC_PERSISTENT0 + STMP_OFFSET_REG_CLR);
/linux-master/drivers/iio/adc/
H A Dmxs-lradc-adc.c157 adc->base + LRADC_CTRL1 + STMP_OFFSET_REG_CLR);
158 writel(0x1, adc->base + LRADC_CTRL0 + STMP_OFFSET_REG_CLR);
166 adc->base + LRADC_CTRL2 + STMP_OFFSET_REG_CLR);
170 adc->base + LRADC_CTRL4 + STMP_OFFSET_REG_CLR);
193 adc->base + LRADC_CTRL1 + STMP_OFFSET_REG_CLR);
406 adc->base + LRADC_CTRL1 + STMP_OFFSET_REG_CLR);
441 const u32 st = state ? STMP_OFFSET_REG_SET : STMP_OFFSET_REG_CLR;
497 adc->base + LRADC_CTRL1 + STMP_OFFSET_REG_CLR);
499 adc->base + LRADC_CTRL0 + STMP_OFFSET_REG_CLR);
511 adc->base + LRADC_DELAY(0) + STMP_OFFSET_REG_CLR);
[all...]
/linux-master/drivers/clocksource/
H A Dmxs_timer.c71 HW_TIMROT_TIMCTRLn(0) + STMP_OFFSET_REG_CLR);
83 HW_TIMROT_TIMCTRLn(0) + STMP_OFFSET_REG_CLR);
/linux-master/drivers/nvmem/
H A Dmxs-ocotp.c70 writel(BM_OCOTP_CTRL_ERROR, otp->base + STMP_OFFSET_REG_CLR);
100 writel(BM_OCOTP_CTRL_RD_BANK_OPEN, otp->base + STMP_OFFSET_REG_CLR);
/linux-master/drivers/spi/
H A Dspi-mxs.c306 ssp->base + HW_SSP_CTRL0 + STMP_OFFSET_REG_CLR);
315 ssp->base + HW_SSP_CTRL0 + STMP_OFFSET_REG_CLR);
324 ssp->base + HW_SSP_CTRL0 + STMP_OFFSET_REG_CLR);
372 ssp->base + HW_SSP_CTRL0 + STMP_OFFSET_REG_CLR);
400 STMP_OFFSET_REG_CLR);
/linux-master/drivers/dma/
H A Dmxs-dma.c289 mxs_dma->base + HW_APBHX_CTRL0 + STMP_OFFSET_REG_CLR);
292 mxs_dma->base + HW_APBHX_CHANNEL_CTRL + STMP_OFFSET_REG_CLR);
338 mxs_dma->base + HW_APBHX_CTRL1 + STMP_OFFSET_REG_CLR);
353 mxs_dma->base + HW_APBHX_CTRL2 + STMP_OFFSET_REG_CLR);
/linux-master/drivers/mmc/host/
H A Dmxs-mmc.c187 ssp->base + HW_SSP_CTRL1(ssp) + STMP_OFFSET_REG_CLR);
526 ssp->base + HW_SSP_CTRL0 + STMP_OFFSET_REG_CLR);
528 ssp->base + HW_SSP_CTRL1(ssp) + STMP_OFFSET_REG_CLR);

Completed in 165 milliseconds