Searched refs:DISPLAY_VER (Results 26 - 50 of 75) sorted by relevance

123

/openbsd-current/sys/dev/pci/drm/i915/display/
H A Dintel_vblank.c267 bool use_scanline_counter = DISPLAY_VER(dev_priv) >= 5 ||
268 IS_G4X(dev_priv) || DISPLAY_VER(dev_priv) == 2 ||
475 if (DISPLAY_VER(i915) == 2) {
H A Dintel_audio.c198 if (DISPLAY_VER(i915) < 12 && adjusted_mode->crtc_clock > 148500)
491 if (DISPLAY_VER(i915) < 11)
496 if (DISPLAY_VER(i915) == 11)
498 else if (DISPLAY_VER(i915) >= 12)
872 else if (IS_HASWELL(i915) || DISPLAY_VER(i915) >= 8)
883 if (DISPLAY_VER(i915) >= 13)
897 if (DISPLAY_VER(i915) >= 13) {
975 if (DISPLAY_VER(i915) >= 9) {
987 if (DISPLAY_VER(i915) >= 10)
1014 if (DISPLAY_VER(i91
[all...]
H A Dintel_vga.c22 else if (DISPLAY_VER(i915) >= 5)
H A Dintel_dmc_regs.h28 ((DISPLAY_VER(i915) >= 13 ? _ADLP_PIPEDMC_REG_MMIO_BASE_A : \
H A Dintel_cdclk.c1497 else if (DISPLAY_VER(dev_priv) >= 11)
1514 * DISPLAY_VER >= 11 have the ratio directly in the PLL enable register,
1517 if (DISPLAY_VER(dev_priv) >= 11)
1534 if (DISPLAY_VER(dev_priv) >= 12)
1536 else if (DISPLAY_VER(dev_priv) >= 11)
1676 if (DISPLAY_VER(dev_priv) >= 12) {
1681 } else if (DISPLAY_VER(dev_priv) >= 11) {
1862 } else if (DISPLAY_VER(dev_priv) >= 11) {
1912 if (DISPLAY_VER(dev_priv) >= 14 || IS_DG2(dev_priv))
1914 else if (DISPLAY_VER(dev_pri
[all...]
H A Di9xx_wm.c2107 else if (DISPLAY_VER(dev_priv) != 2)
2112 if (DISPLAY_VER(dev_priv) == 2)
2122 if (DISPLAY_VER(dev_priv) == 2)
2136 if (DISPLAY_VER(dev_priv) == 2)
2139 if (DISPLAY_VER(dev_priv) == 2)
2149 if (DISPLAY_VER(dev_priv) == 2)
2415 if (DISPLAY_VER(dev_priv) >= 8)
2417 else if (DISPLAY_VER(dev_priv) >= 7)
2427 if (DISPLAY_VER(dev_priv) >= 8)
2430 else if (DISPLAY_VER(dev_pri
[all...]
H A Dintel_atomic_plane.c202 return DISPLAY_VER(i915) >= 13 &&
432 return DISPLAY_VER(i915) < 13 || old_crtc_state->uapi.async_flip;
490 if (DISPLAY_VER(dev_priv) >= 9 && plane->id != PLANE_CURSOR) {
531 if (DISPLAY_VER(dev_priv) < 5 && !IS_G4X(dev_priv))
534 if (DISPLAY_VER(dev_priv) < 5 && !IS_G4X(dev_priv))
537 if (DISPLAY_VER(dev_priv) < 5 && !IS_G4X(dev_priv)) {
891 if (DISPLAY_VER(i915) >= 9)
H A Dintel_cursor.c339 if (DISPLAY_VER(dev_priv) >= 11)
348 if (DISPLAY_VER(dev_priv) < 5 && !IS_G4X(dev_priv))
383 if (DISPLAY_VER(dev_priv) == 13)
530 if (DISPLAY_VER(dev_priv) >= 9)
587 if (DISPLAY_VER(dev_priv) >= 5 || IS_G4X(dev_priv))
811 if (DISPLAY_VER(dev_priv) >= 4)
820 if (DISPLAY_VER(dev_priv) >= 12)
H A Dintel_crtc_state_dump.c178 if (DISPLAY_VER(i915) < 7)
325 if (DISPLAY_VER(i915) >= 9)
371 if (DISPLAY_VER(i915) >= 11)
H A Dintel_display_power_well.c351 pg = DISPLAY_VER(dev_priv) >= 11 ? ICL_PW_CTL_IDX_TO_PG(pw_idx) :
376 pg = DISPLAY_VER(dev_priv) >= 11 ? ICL_PW_CTL_IDX_TO_PG(pw_idx) :
467 if (DISPLAY_VER(dev_priv) == 11 && intel_tc_cold_requires_aux_pw(dig_port))
531 if (DISPLAY_VER(dev_priv) == 11 && intel_tc_cold_requires_aux_pw(dig_port))
536 if (DISPLAY_VER(dev_priv) >= 12 && !is_tbt) {
601 if (DISPLAY_VER(dev_priv) == 9 && !IS_BROXTON(dev_priv) &&
696 if (DISPLAY_VER(dev_priv) >= 12)
699 else if (DISPLAY_VER(dev_priv) == 11)
801 if (DISPLAY_VER(dev_priv) == 12)
826 if (DISPLAY_VER(dev_pri
[all...]
H A Dintel_display_driver.c133 if (DISPLAY_VER(i915) >= 7) {
136 } else if (DISPLAY_VER(i915) >= 4) {
139 } else if (DISPLAY_VER(i915) == 3) {
H A Dintel_hdmi.c191 if (DISPLAY_VER(dev_priv) >= 11)
560 if (DISPLAY_VER(dev_priv) >= 10)
821 if (DISPLAY_VER(dev_priv) < 10)
1774 if (DISPLAY_VER(dev_priv) >= 10)
1776 else if (DISPLAY_VER(dev_priv) >= 8 || IS_HASWELL(dev_priv))
1778 else if (DISPLAY_VER(dev_priv) >= 5)
1871 if (DISPLAY_VER(dev_priv) >= 14)
1900 return DISPLAY_VER(i915) >= 11;
2069 bpc == 10 && DISPLAY_VER(dev_priv) == 11 &&
2444 if ((DISPLAY_VER(dev_pri
[all...]
H A Dintel_panel.c625 if (DISPLAY_VER(dev_priv) >= 4)
639 if (DISPLAY_VER(dev_priv) >= 4)
655 if (DISPLAY_VER(dev_priv) >= 4)
665 if (DISPLAY_VER(dev_priv) < 4 && crtc_state->pipe_bpp == 18)
H A Dintel_hotplug_irq.c147 if (DISPLAY_VER(dev_priv) >= 14)
149 else if (DISPLAY_VER(dev_priv) >= 11)
153 else if (DISPLAY_VER(dev_priv) == 9)
155 else if (DISPLAY_VER(dev_priv) >= 8)
157 else if (DISPLAY_VER(dev_priv) >= 7)
1267 if (DISPLAY_VER(dev_priv) >= 8)
1431 else if (DISPLAY_VER(i915) >= 14)
1433 else if (DISPLAY_VER(i915) >= 11)
H A Dintel_combo_phy.c228 if (DISPLAY_VER(dev_priv) >= 12) {
348 if (DISPLAY_VER(dev_priv) >= 12) {
H A Dintel_dpt.c325 if (DISPLAY_VER(i915) == 14) {
337 } else if (DISPLAY_VER(i915) == 13) {
H A Dintel_vdsc.c31 if (DISPLAY_VER(i915) == 11 && cpu_transcoder == TRANSCODER_A)
41 if (DISPLAY_VER(i915) >= 12)
267 if (DISPLAY_VER(dev_priv) >= 14 &&
295 if (DISPLAY_VER(dev_priv) >= 13) {
345 if (DISPLAY_VER(i915) == 12 && !IS_ROCKETLAKE(i915) && pipe == PIPE_A)
698 if (DISPLAY_VER(dev_priv) >= 14) {
H A Dintel_lvds.c145 if (DISPLAY_VER(dev_priv) < 5)
150 if (DISPLAY_VER(dev_priv) < 4) {
188 if (DISPLAY_VER(dev_priv) <= 4 &&
292 if (DISPLAY_VER(i915) == 4) {
428 if (DISPLAY_VER(i915) < 4 && crtc->pipe == 0) {
923 if (DISPLAY_VER(i915) < 4)
H A Dintel_color.c227 if (DISPLAY_VER(i915) < 7)
264 if (DISPLAY_VER(i915) < 7)
386 if (DISPLAY_VER(i915) >= 11)
390 if (DISPLAY_VER(i915) < 7 || IS_IVYBRIDGE(i915))
406 if (DISPLAY_VER(i915) == 10)
427 if (DISPLAY_VER(i915) < 7)
1450 if (DISPLAY_VER(i915) >= 13)
1502 if (DISPLAY_VER(i915) >= 14)
1929 (DISPLAY_VER(i915) < 9 &&
2101 if (DISPLAY_VER(i91
[all...]
H A Dicl_dsi.c285 if (DISPLAY_VER(dev_priv) >= 12) {
448 (DISPLAY_VER(dev_priv) >= 12)) {
548 if (DISPLAY_VER(dev_priv) == 11) {
588 if (DISPLAY_VER(dev_priv) == 11) {
747 if (DISPLAY_VER(dev_priv) >= 12) {
994 if (DISPLAY_VER(dev_priv) >= 12) {
1215 if (DISPLAY_VER(dev_priv) == 11 && pipe == PIPE_B)
1233 if (DISPLAY_VER(i915) == 13) {
1559 if (DISPLAY_VER(dev_priv) == 11 && pipe == PIPE_B &&
1572 int dsc_max_bpc = DISPLAY_VER(dev_pri
[all...]
H A Dintel_dp.c400 return DISPLAY_VER(dev_priv) >= 12 ||
401 (DISPLAY_VER(dev_priv) == 11 &&
495 if (DISPLAY_VER(dev_priv) >= 14) {
499 } else if (DISPLAY_VER(dev_priv) >= 11) {
514 } else if (DISPLAY_VER(dev_priv) == 9) {
694 if (DISPLAY_VER(i915) >= 13)
696 else if (DISPLAY_VER(i915) >= 11)
715 if (DISPLAY_VER(i915) >= 13) {
885 return DISPLAY_VER(i915) >= 11;
1211 if (DISPLAY_VER(dev_pri
[all...]
H A Dintel_crt.c176 if (DISPLAY_VER(dev_priv) >= 5)
723 if (DISPLAY_VER(dev_priv) != 2) {
904 else if (DISPLAY_VER(dev_priv) < 4)
959 if (DISPLAY_VER(dev_priv) >= 5) {
1057 if (DISPLAY_VER(dev_priv) != 2)
H A Dintel_overlay.c555 if (DISPLAY_VER(dev_priv) == 2)
825 if (DISPLAY_VER(dev_priv) == 4)
943 if (DISPLAY_VER(dev_priv) >= 4) {
1068 if (DISPLAY_VER(dev_priv) == 4 && rec->stride_Y < 512)
1295 if (DISPLAY_VER(dev_priv) != 2) {
1319 if (DISPLAY_VER(dev_priv) == 2)
H A Dintel_dsi_vbt.c228 if (DISPLAY_VER(dev_priv) < 11)
408 if (drm_WARN_ON(&dev_priv->drm, DISPLAY_VER(dev_priv) == 11 && gpio >= MIPI_RESET_2))
476 bool native = DISPLAY_VER(dev_priv) >= 11;
500 else if (DISPLAY_VER(dev_priv) >= 11)
/openbsd-current/sys/dev/pci/drm/i915/soc/
H A Dintel_gmch.c180 unsigned int reg = DISPLAY_VER(i915) >= 6 ? SNB_GMCH_CTRL : INTEL_GMCH_CTRL;

Completed in 216 milliseconds

123