Searched refs:SRBM_SOFT_RESET (Results 1 - 25 of 27) sorted by relevance

12

/openbsd-current/sys/dev/pci/drm/amd/amdgpu/
H A Dsi_ih.c254 tmp = RREG32(SRBM_SOFT_RESET);
256 dev_info(adev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
257 WREG32(SRBM_SOFT_RESET, tmp);
258 tmp = RREG32(SRBM_SOFT_RESET);
263 WREG32(SRBM_SOFT_RESET, tmp);
264 tmp = RREG32(SRBM_SOFT_RESET);
H A Dvce_v4_0.c750 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1);
751 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1);
755 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1);
756 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1);
784 dev_info(adev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
H A Dvce_v3_0.c653 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1);
654 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1);
658 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE0, 1);
659 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_VCE1, 1);
687 dev_info(adev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
H A Dsdma_v3_0.c1270 if (REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA) ||
1271 REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA1)) {
1289 if (REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA) ||
1290 REG_GET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_SDMA1)) {
1312 dev_info(adev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
H A Dtonga_ih.c396 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET,
442 dev_info(adev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
H A Diceland_ih.c378 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET,
384 dev_info(adev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
H A Dcz_ih.c384 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET,
390 dev_info(adev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
H A Damdgpu_vce_v2_0.c541 WREG32_FIELD(SRBM_SOFT_RESET, SOFT_RESET_VCE, 1);
H A Dgmc_v6_0.c988 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1);
994 SRBM_SOFT_RESET, SOFT_RESET_MC, 1);
1004 dev_info(adev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
H A Duvd_v6_0.c757 WREG32_FIELD(SRBM_SOFT_RESET, SOFT_RESET_UVD, 0);
1171 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET, SOFT_RESET_UVD, 1);
1207 dev_info(adev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
H A Dgmc_v7_0.c1184 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1);
1190 SRBM_SOFT_RESET, SOFT_RESET_MC, 1);
1200 dev_info(adev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
H A Dgmc_v8_0.c1306 SRBM_SOFT_RESET, SOFT_RESET_VMC, 1);
1312 SRBM_SOFT_RESET, SOFT_RESET_MC, 1);
1353 dev_info(adev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
H A Dgfx_v8_0.c4948 SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1);
4966 srbm_soft_reset = REG_SET_FIELD(srbm_soft_reset, SRBM_SOFT_RESET,
4974 SRBM_SOFT_RESET, SOFT_RESET_GRBM, 1);
4977 SRBM_SOFT_RESET, SOFT_RESET_SEM, 1);
5069 dev_info(adev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
H A Duvd_v7_0.c1495 SRBM_SOFT_RESET, SOFT_RESET_UVD, 1);
1531 dev_info(adev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
/openbsd-current/sys/dev/pci/drm/radeon/
H A Dcik_sdma.c276 WREG32(SRBM_SOFT_RESET, SOFT_RESET_SDMA | SOFT_RESET_SDMA1);
277 (void)RREG32(SRBM_SOFT_RESET);
279 WREG32(SRBM_SOFT_RESET, 0);
280 (void)RREG32(SRBM_SOFT_RESET);
H A Duvd_v1_0.c291 WREG32_P(SRBM_SOFT_RESET, 0, ~SOFT_RESET_UVD);
H A Dr600.c1798 tmp = RREG32(SRBM_SOFT_RESET);
1800 dev_info(rdev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
1801 WREG32(SRBM_SOFT_RESET, tmp);
1802 tmp = RREG32(SRBM_SOFT_RESET);
1807 WREG32(SRBM_SOFT_RESET, tmp);
1808 tmp = RREG32(SRBM_SOFT_RESET);
1869 WREG32(SRBM_SOFT_RESET, tmp);
1871 WREG32(SRBM_SOFT_RESET, 0);
3536 WREG32(SRBM_SOFT_RESET, SOFT_RESET_RLC);
3537 RREG32(SRBM_SOFT_RESET);
[all...]
H A Dni.c1921 tmp = RREG32(SRBM_SOFT_RESET);
1923 dev_info(rdev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
1924 WREG32(SRBM_SOFT_RESET, tmp);
1925 tmp = RREG32(SRBM_SOFT_RESET);
1930 WREG32(SRBM_SOFT_RESET, tmp);
1931 tmp = RREG32(SRBM_SOFT_RESET);
H A Dnid.h74 #define SRBM_SOFT_RESET 0x0E60 macro
H A Devergreen.c3989 tmp = RREG32(SRBM_SOFT_RESET);
3991 dev_info(rdev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
3992 WREG32(SRBM_SOFT_RESET, tmp);
3993 tmp = RREG32(SRBM_SOFT_RESET);
3998 WREG32(SRBM_SOFT_RESET, tmp);
3999 tmp = RREG32(SRBM_SOFT_RESET);
H A Dsi.c3964 tmp = RREG32(SRBM_SOFT_RESET);
3966 dev_info(rdev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
3967 WREG32(SRBM_SOFT_RESET, tmp);
3968 tmp = RREG32(SRBM_SOFT_RESET);
3973 WREG32(SRBM_SOFT_RESET, tmp);
3974 tmp = RREG32(SRBM_SOFT_RESET);
H A Dcikd.h465 #define SRBM_SOFT_RESET 0xE60 macro
H A Dsid.h342 #define SRBM_SOFT_RESET 0x0E60 macro
H A Dcik.c5023 tmp = RREG32(SRBM_SOFT_RESET);
5025 dev_info(rdev->dev, "SRBM_SOFT_RESET=0x%08X\n", tmp);
5026 WREG32(SRBM_SOFT_RESET, tmp);
5027 tmp = RREG32(SRBM_SOFT_RESET);
5032 WREG32(SRBM_SOFT_RESET, tmp);
5033 tmp = RREG32(SRBM_SOFT_RESET);
H A Devergreend.h1181 #define SRBM_SOFT_RESET 0x0E60 macro

Completed in 598 milliseconds

12