Searched refs:pciio_slot (Results 1 - 7 of 7) sorted by relevance

/asus-wl-520gu-7.0.1.45/src/linux/linux/arch/ia64/sn/io/sn2/pcibr/
H A Dpcibr_rrb.c297 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
302 wrb_flush = &(bridge->b_wr_req_buf[pciio_slot].reg);
325 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
356 if (pcibr_soft->bs_rrb_valid_dflt[pciio_slot] < 0) {
357 pcibr_soft->bs_rrb_valid_dflt[pciio_slot] =
358 pcibr_soft->bs_rrb_valid[pciio_slot];
359 pcibr_soft->bs_rrb_valid_dflt[pciio_slot + PCIBR_RRB_SLOT_VIRTUAL] =
360 pcibr_soft->bs_rrb_valid[pciio_slot + PCIBR_RRB_SLOT_VIRTUAL];
361 pcibr_soft->bs_rrb_res_dflt[pciio_slot] =
362 pcibr_soft->bs_rrb_res[pciio_slot];
544 pciio_slot_t pciio_slot; local
705 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
[all...]
H A Dpcibr_config.c75 pciio_slot_t pciio_slot; local
83 pciio_slot = pcibr_info->f_slot;
84 if (pciio_slot == PCIIO_SLOT_NONE)
85 pciio_slot = PCI_TYPE1_SLOT(reg);
95 cfgbase = bridge->b_type0_cfg_dev[pciio_slot].f[pciio_func].l;
H A Dpcibr_dvr.c2333 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
2353 xio_addr = pcibr_addr_pci_to_xio(pconn_vhdl, pciio_slot, space, pci_addr, req_size, flags);
2380 pcibr_piomap->bp_slot = pciio_slot;
2452 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
2458 xio_addr = pcibr_addr_pci_to_xio(pconn_vhdl, pciio_slot, space, pci_addr, req_size, flags);
3416 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
3417 pcibr_soft_slot_t slotp = &pcibr_soft->bs_slot[pciio_slot];
3516 if (!pcibr_try_set_device(pcibr_soft, pciio_slot, flags, BRIDGE_DEV_D64_BITS)) {
3530 if (!(pcibr_soft->bs_rrb_fixed & (1 << pciio_slot))) {
3532 pciio_slot
3705 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
3935 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
3988 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
4030 pcibr_priority_bits_set(pcibr_soft_t pcibr_soft, pciio_slot_t pciio_slot, pciio_priority_t device_prio) argument
4089 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
4113 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
[all...]
H A Dpcibr_intr.c205 pciio_slot_t pciio_slot = pcibr_info->f_slot; local
338 int_dev |= pciio_slot << BRIDGE_INT_DEV_SHFT(pcibr_int_bit);
373 intr_entry->il_wrbf = &(bridge->b_wr_req_buf[pciio_slot].reg);
H A Dpcibr_error.c1661 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
1674 rc = xtalk_error_devenable(xconn_vhdl, pciio_slot, error_code);
/asus-wl-520gu-7.0.1.45/src/linux/linux/arch/ia64/sn/io/sn1/
H A Dpcibr.c721 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
726 wrb_flush = &(bridge->b_wr_req_buf[pciio_slot].reg);
748 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
778 orig_vchan0 = pcibr_soft->bs_rrb_valid[pciio_slot];
779 orig_vchan1 = pcibr_soft->bs_rrb_valid[pciio_slot + PCIBR_RRB_SLOT_VIRTUAL];
786 avail_rrbs = pcibr_soft->bs_rrb_avail[pciio_slot & 1]
787 + pcibr_soft->bs_rrb_res[pciio_slot];
831 (void) do_pcibr_rrb_free(bridge, pciio_slot, -delta_vchan0);
833 (void) do_pcibr_rrb_free(bridge, PCIBR_RRB_SLOT_VIRTUAL + pciio_slot, -delta_vchan1);
836 (void) do_pcibr_rrb_alloc(bridge, pciio_slot, delta_vchan
934 pciio_slot_t pciio_slot; local
1089 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
[all...]
/asus-wl-520gu-7.0.1.45/src/linux/linux/arch/ia64/sn/io/
H A Dpci_bus_cvlink.c173 pciio_slot_t pciio_slot = pciio_info_slot_get(pciio_info); local
178 &(bridge->b_wr_req_buf[pciio_slot].reg);

Completed in 61 milliseconds