Lines Matching refs:tx_csr
1102 u16 tx_csr;
1114 tx_csr = musb_readw(epio, MUSB_TXCSR);
1118 DBG(4, "extra TX%d ready, csr %04x\n", epnum, tx_csr);
1124 DBG(4, "OUT/TX%d end, csr %04x%s\n", epnum, tx_csr,
1128 if (tx_csr & MUSB_TXCSR_H_RXSTALL) {
1135 } else if (tx_csr & MUSB_TXCSR_H_ERROR) {
1141 } else if (tx_csr & MUSB_TXCSR_H_NAKTIMEOUT) {
1169 tx_csr &= ~(MUSB_TXCSR_AUTOSET
1177 musb_writew(epio, MUSB_TXCSR, tx_csr);
1179 musb_writew(epio, MUSB_TXCSR, tx_csr);
1187 DBG(4, "extra TX%d ready, csr %04x\n", epnum, tx_csr);
1200 if (tx_csr & MUSB_TXCSR_DMAMODE) {
1217 tx_csr &= musb_readw(epio, MUSB_TXCSR);
1218 if (tx_csr & MUSB_TXCSR_TXPKTRDY) {
1219 tx_csr &= ~(MUSB_TXCSR_DMAENAB |
1222 tx_csr | MUSB_TXCSR_H_WZC_BITS);
1224 tx_csr &= ~(MUSB_TXCSR_DMAMODE |
1227 tx_csr | MUSB_TXCSR_H_WZC_BITS);
1235 tx_csr = musb_readw(epio, MUSB_TXCSR);
1245 if (tx_csr & (MUSB_TXCSR_FIFONOTEMPTY | MUSB_TXCSR_TXPKTRDY)) {
1247 "CSR %04x\n", tx_csr);
1311 } else if (tx_csr & MUSB_TXCSR_DMAENAB) {