1#ifndef __ASM_SH_RENESAS_R7780RP_H
2#define __ASM_SH_RENESAS_R7780RP_H
3
4/* Box specific addresses.  */
5#if defined(CONFIG_SH_R7780MP)
6#define PA_BCR          0xa4000000      /* FPGA */
7#define PA_SDPOW	(-1)
8
9#define PA_IRLMSK       (PA_BCR+0x0000) /* Interrupt Mask control */
10#define PA_IRLMON       (PA_BCR+0x0002) /* Interrupt Status control */
11#define PA_IRLPRI1      (PA_BCR+0x0004) /* Interrupt Priorty 1 */
12#define PA_IRLPRI2      (PA_BCR+0x0006) /* Interrupt Priorty 2 */
13#define PA_IRLPRI3      (PA_BCR+0x0008) /* Interrupt Priorty 3 */
14#define PA_IRLPRI4      (PA_BCR+0x000a) /* Interrupt Priorty 4 */
15#define PA_RSTCTL       (PA_BCR+0x000c) /* Reset Control */
16#define PA_PCIBD        (PA_BCR+0x000e) /* PCI Board detect control */
17#define PA_PCICD        (PA_BCR+0x0010) /* PCI Conector detect control */
18#define PA_EXTGIO       (PA_BCR+0x0016) /* Extension GPIO Control */
19#define PA_IVDRMON      (PA_BCR+0x0018) /* iVDR Moniter control */
20#define PA_IVDRCTL      (PA_BCR+0x001a) /* iVDR control */
21#define PA_OBLED        (PA_BCR+0x001c) /* On Board LED control */
22#define PA_OBSW         (PA_BCR+0x001e) /* On Board Switch control */
23#define PA_AUDIOSEL     (PA_BCR+0x0020) /* Sound Interface Select control */
24#define PA_EXTPLR       (PA_BCR+0x001e) /* Extention Pin Polarity control */
25#define PA_TPCTL        (PA_BCR+0x0100) /* Touch Panel Access control */
26#define PA_TPDCKCTL     (PA_BCR+0x0102) /* Touch Panel Access data control */
27#define PA_TPCTLCLR     (PA_BCR+0x0104) /* Touch Panel Access control */
28#define PA_TPXPOS       (PA_BCR+0x0106) /* Touch Panel X position control */
29#define PA_TPYPOS       (PA_BCR+0x0108) /* Touch Panel Y position control */
30#define PA_DBSW         (PA_BCR+0x0200) /* Debug Board Switch control */
31#define PA_CFCTL        (PA_BCR+0x0300) /* CF Timing control */
32#define PA_CFPOW        (PA_BCR+0x0302) /* CF Power control */
33#define PA_CFCDINTCLR   (PA_BCR+0x0304) /* CF Insert Interrupt clear */
34#define PA_SCSMR0       (PA_BCR+0x0400) /* SCIF0 Serial mode control */
35#define PA_SCBRR0       (PA_BCR+0x0404) /* SCIF0 Bit rate control */
36#define PA_SCSCR0       (PA_BCR+0x0408) /* SCIF0 Serial control */
37#define PA_SCFTDR0      (PA_BCR+0x040c) /* SCIF0 Send FIFO control */
38#define PA_SCFSR0       (PA_BCR+0x0410) /* SCIF0 Serial status control */
39#define PA_SCFRDR0      (PA_BCR+0x0414) /* SCIF0 Receive FIFO control */
40#define PA_SCFCR0       (PA_BCR+0x0418) /* SCIF0 FIFO control */
41#define PA_SCTFDR0      (PA_BCR+0x041c) /* SCIF0 Send FIFO data control */
42#define PA_SCRFDR0      (PA_BCR+0x0420) /* SCIF0 Receive FIFO data control */
43#define PA_SCSPTR0      (PA_BCR+0x0424) /* SCIF0 Serial Port control */
44#define PA_SCLSR0       (PA_BCR+0x0428) /* SCIF0 Line Status control */
45#define PA_SCRER0       (PA_BCR+0x042c) /* SCIF0 Serial Error control */
46#define PA_SCSMR1       (PA_BCR+0x0500) /* SCIF1 Serial mode control */
47#define PA_SCBRR1       (PA_BCR+0x0504) /* SCIF1 Bit rate control */
48#define PA_SCSCR1       (PA_BCR+0x0508) /* SCIF1 Serial control */
49#define PA_SCFTDR1      (PA_BCR+0x050c) /* SCIF1 Send FIFO control */
50#define PA_SCFSR1       (PA_BCR+0x0510) /* SCIF1 Serial status control */
51#define PA_SCFRDR1      (PA_BCR+0x0514) /* SCIF1 Receive FIFO control */
52#define PA_SCFCR1       (PA_BCR+0x0518) /* SCIF1 FIFO control */
53#define PA_SCTFDR1      (PA_BCR+0x051c) /* SCIF1 Send FIFO data control */
54#define PA_SCRFDR1      (PA_BCR+0x0520) /* SCIF1 Receive FIFO data control */
55#define PA_SCSPTR1      (PA_BCR+0x0524) /* SCIF1 Serial Port control */
56#define PA_SCLSR1       (PA_BCR+0x0528) /* SCIF1 Line Status control */
57#define PA_SCRER1       (PA_BCR+0x052c) /* SCIF1 Serial Error control */
58#define PA_ICCR         (PA_BCR+0x0600) /* Serial control */
59#define PA_SAR          (PA_BCR+0x0602) /* Serial Slave control */
60#define PA_MDR          (PA_BCR+0x0604) /* Serial Mode control */
61#define PA_ADR1         (PA_BCR+0x0606) /* Serial Address1 control */
62#define PA_DAR1         (PA_BCR+0x0646) /* Serial Data1 control */
63#define PA_VERREG       (PA_BCR+0x0700) /* FPGA Version Register */
64#define PA_POFF         (PA_BCR+0x0800) /* System Power Off control */
65#define PA_PMR          (PA_BCR+0x0900) /*  */
66
67#define IRLCNTR1        (PA_BCR + 0)    /* Interrupt Control Register1 */
68
69#define IRQ_PCISLOT1    65              /* PCI Slot #1 IRQ */
70#define IRQ_PCISLOT2    66              /* PCI Slot #2 IRQ */
71#define IRQ_PCISLOT3    67              /* PCI Slot #3 IRQ */
72#define IRQ_PCISLOT4    68              /* PCI Slot #4 IRQ */
73#define IRQ_TP          2               /* Touch Panel IRQ */
74#define IRQ_SCI1        3               /* SCI1 IRQ */
75#define IRQ_SCI0        4               /* SCI0 IRQ */
76#define IRQ_2SERIAL     5               /* Serial IRQ */
77#define IRQ_RTC         6               /* RTC A / B IRQ */
78#define IRQ_EXTENTION6  7               /* EXT6n IRQ */
79#define IRQ_EXTENTION5  8               /* EXT5n IRQ */
80#define IRQ_EXTENTION4  9               /* EXT4n IRQ */
81#define IRQ_EXTENTION2  10              /* EXT2n IRQ */
82#define IRQ_EXTENTION1  11              /* EXT1n IRQ */
83#define IRQ_ONETH       13              /* On board Ethernet IRQ */
84#define IRQ_PSW         14              /* Push Switch IRQ */
85
86#define IVDR_CK_ON	8		/* iVDR Clock ON */
87
88#elif defined(CONFIG_SH_R7780RP)
89#define PA_POFF		(-1)
90
91#define PA_BCR		0xa5000000	/* FPGA */
92#define	PA_IRLMSK	(PA_BCR+0x0000)	/* Interrupt Mask control */
93#define PA_IRLMON	(PA_BCR+0x0002)	/* Interrupt Status control */
94#define	PA_SDPOW	(PA_BCR+0x0004)	/* SD Power control */
95#define	PA_RSTCTL	(PA_BCR+0x0006)	/* Device Reset control */
96#define	PA_PCIBD	(PA_BCR+0x0008)	/* PCI Board detect control */
97#define	PA_PCICD	(PA_BCR+0x000a)	/* PCI Conector detect control */
98#define	PA_ZIGIO1	(PA_BCR+0x000c)	/* Zigbee IO control 1 */
99#define	PA_ZIGIO2	(PA_BCR+0x000e)	/* Zigbee IO control 2 */
100#define	PA_ZIGIO3	(PA_BCR+0x0010)	/* Zigbee IO control 3 */
101#define	PA_ZIGIO4	(PA_BCR+0x0012)	/* Zigbee IO control 4 */
102#define	PA_IVDRMON	(PA_BCR+0x0014)	/* iVDR Moniter control */
103#define	PA_IVDRCTL	(PA_BCR+0x0016)	/* iVDR control */
104#define PA_OBLED	(PA_BCR+0x0018)	/* On Board LED control */
105#define PA_OBSW		(PA_BCR+0x001a)	/* On Board Switch control */
106#define PA_AUDIOSEL	(PA_BCR+0x001c)	/* Sound Interface Select control */
107#define PA_EXTPLR	(PA_BCR+0x001e)	/* Extention Pin Polarity control */
108#define PA_TPCTL	(PA_BCR+0x0100)	/* Touch Panel Access control */
109#define PA_TPDCKCTL	(PA_BCR+0x0102)	/* Touch Panel Access data control */
110#define PA_TPCTLCLR	(PA_BCR+0x0104)	/* Touch Panel Access control */
111#define PA_TPXPOS	(PA_BCR+0x0106)	/* Touch Panel X position control */
112#define PA_TPYPOS	(PA_BCR+0x0108)	/* Touch Panel Y position control */
113#define PA_DBDET	(PA_BCR+0x0200)	/* Debug Board detect control */
114#define PA_DBDISPCTL	(PA_BCR+0x0202)	/* Debug Board Dot timing control */
115#define PA_DBSW		(PA_BCR+0x0204)	/* Debug Board Switch control */
116#define PA_CFCTL	(PA_BCR+0x0300)	/* CF Timing control */
117#define PA_CFPOW	(PA_BCR+0x0302)	/* CF Power control */
118#define PA_CFCDINTCLR	(PA_BCR+0x0304)	/* CF Insert Interrupt clear */
119#define PA_SCSMR	(PA_BCR+0x0400)	/* SCIF Serial mode control */
120#define PA_SCBRR	(PA_BCR+0x0402)	/* SCIF Bit rate control */
121#define PA_SCSCR	(PA_BCR+0x0404)	/* SCIF Serial control */
122#define PA_SCFDTR	(PA_BCR+0x0406)	/* SCIF Send FIFO control */
123#define PA_SCFSR	(PA_BCR+0x0408)	/* SCIF Serial status control */
124#define PA_SCFRDR	(PA_BCR+0x040a)	/* SCIF Receive FIFO control */
125#define PA_SCFCR	(PA_BCR+0x040c)	/* SCIF FIFO control */
126#define PA_SCFDR	(PA_BCR+0x040e)	/* SCIF FIFO data control */
127#define PA_SCLSR	(PA_BCR+0x0412)	/* SCIF Line Status control */
128#define PA_ICCR		(PA_BCR+0x0500)	/* Serial control */
129#define PA_SAR		(PA_BCR+0x0502)	/* Serial Slave control */
130#define PA_MDR		(PA_BCR+0x0504)	/* Serial Mode control */
131#define PA_ADR1		(PA_BCR+0x0506)	/* Serial Address1 control */
132#define PA_DAR1		(PA_BCR+0x0546)	/* Serial Data1 control */
133#define PA_VERREG	(PA_BCR+0x0600)	/* FPGA Version Register */
134
135#define PA_AX88796L	0xa5800400	/* AX88796L Area */
136#define PA_SC1602BSLB	0xa6000000	/* SC1602BSLB Area */
137#define PA_IDE_OFFSET	0x1f0		/* CF IDE Offset */
138#define AX88796L_IO_BASE	0x1000	/* AX88796L IO Base Address */
139
140#define IRLCNTR1	(PA_BCR + 0)	/* Interrupt Control Register1 */
141
142#define IRQ_PCISLOT1	0		/* PCI Slot #1 IRQ */
143#define IRQ_PCISLOT2	1		/* PCI Slot #2 IRQ */
144#define IRQ_PCISLOT3	2		/* PCI Slot #3 IRQ */
145#define IRQ_PCISLOT4	3		/* PCI Slot #4 IRQ */
146#define IRQ_CFINST	5		/* CF Card Insert IRQ */
147#define IRQ_M66596	6		/* M66596 IRQ */
148#define IRQ_SDCARD	7		/* SD Card IRQ */
149#define IRQ_TUCHPANEL	8		/* Touch Panel IRQ */
150#define IRQ_SCI		9		/* SCI IRQ */
151#define IRQ_2SERIAL	10		/* Serial IRQ */
152#define	IRQ_EXTENTION	11		/* EXTn IRQ */
153#define IRQ_ONETH	12		/* On board Ethernet IRQ */
154#define IRQ_PSW		13		/* Push Switch IRQ */
155#define IRQ_ZIGBEE	14		/* Ziggbee IO IRQ */
156
157#define IVDR_CK_ON	8		/* iVDR Clock ON */
158
159#elif defined(CONFIG_SH_R7785RP)
160#define PA_BCR		0xa4000000	/* FPGA */
161#define PA_SDPOW	(-1)
162
163#define	PA_PCISCR	(PA_BCR+0x0000)
164#define PA_IRLPRA	(PA_BCR+0x0002)
165#define	PA_IRLPRB	(PA_BCR+0x0004)
166#define	PA_IRLPRC	(PA_BCR+0x0006)
167#define	PA_IRLPRD	(PA_BCR+0x0008)
168#define IRLCNTR1	(PA_BCR+0x0010)
169#define	PA_IRLPRE	(PA_BCR+0x000a)
170#define	PA_IRLPRF	(PA_BCR+0x000c)
171#define	PA_EXIRLCR	(PA_BCR+0x000e)
172#define	PA_IRLMCR1	(PA_BCR+0x0010)
173#define	PA_IRLMCR2	(PA_BCR+0x0012)
174#define	PA_IRLSSR1	(PA_BCR+0x0014)
175#define	PA_IRLSSR2	(PA_BCR+0x0016)
176#define PA_CFTCR	(PA_BCR+0x0100)
177#define PA_CFPCR	(PA_BCR+0x0102)
178#define PA_PCICR	(PA_BCR+0x0110)
179#define PA_IVDRCTL	(PA_BCR+0x0112)
180#define PA_IVDRSR	(PA_BCR+0x0114)
181#define PA_PDRSTCR	(PA_BCR+0x0116)
182#define PA_POFF		(PA_BCR+0x0120)
183#define PA_LCDCR	(PA_BCR+0x0130)
184#define PA_TPCR		(PA_BCR+0x0140)
185#define PA_TPCKCR	(PA_BCR+0x0142)
186#define PA_TPRSTR	(PA_BCR+0x0144)
187#define PA_TPXPDR	(PA_BCR+0x0146)
188#define PA_TPYPDR	(PA_BCR+0x0148)
189#define PA_GPIOPFR	(PA_BCR+0x0150)
190#define PA_GPIODR	(PA_BCR+0x0152)
191#define PA_OBLED	(PA_BCR+0x0154)
192#define PA_SWSR		(PA_BCR+0x0156)
193#define PA_VERREG	(PA_BCR+0x0158)
194#define PA_SMCR		(PA_BCR+0x0200)
195#define PA_SMSMADR	(PA_BCR+0x0202)
196#define PA_SMMR		(PA_BCR+0x0204)
197#define PA_SMSADR1	(PA_BCR+0x0206)
198#define PA_SMSADR32	(PA_BCR+0x0244)
199#define PA_SMTRDR1	(PA_BCR+0x0246)
200#define PA_SMTRDR16	(PA_BCR+0x0264)
201#define PA_CU3MDR	(PA_BCR+0x0300)
202#define PA_CU5MDR	(PA_BCR+0x0302)
203#define PA_MMSR		(PA_BCR+0x0400)
204
205#define IVDR_CK_ON	4		/* iVDR Clock ON */
206
207#endif
208
209void make_r7780rp_irq(unsigned int irq);
210void highlander_init_irq(void);
211
212#define __IO_PREFIX	r7780rp
213#include <asm/io_generic.h>
214
215#endif  /* __ASM_SH_RENESAS_R7780RP */
216