Searched refs:TMU3 (Results 1 - 8 of 8) sorted by relevance

/netgear-R7000-V1.0.7.12_1.2.5/components/opensource/linux/linux-2.6.36/arch/sh/kernel/cpu/sh4/
H A Dsetup-sh7750.c259 TMU3, TMU4, TMU0, TMU1, TMU2, RTC, SCI1, SCIF, WDT, REF, enumerator in enum:__anon10253
285 TMU4, TMU3,
325 INTC_VECT(TMU3, 0xb00), INTC_VECT(TMU4, 0xb80),
331 0, 0, 0, 0, 0, 0, TMU4, TMU3,
/netgear-R7000-V1.0.7.12_1.2.5/components/opensource/linux/linux-2.6.36/arch/sh/kernel/cpu/sh4a/
H A Dsetup-sh7757.c196 TMU3, TMU4, TMU5, enumerator in enum:__anon10290
263 INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
296 INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
381 { INT2PRI1, 0, 32, 8, { TMU3, TMU4, TMU5, SDHI } },
H A Dsetup-sh7763.c353 TMU3, TMU4, TMU5, ADC, SSI0, SSI1, SSI2, SSI3, enumerator in enum:__anon10291
394 INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
406 INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
425 { 0xffd40004, 0, 32, 8, /* INT2PRI1 */ { TMU3, TMU4, TMU5, RTC } },
H A Dsetup-sh7770.c482 TMU3, TMU4, TMU5, TMU5_TICPI, enumerator in enum:__anon10292
506 INTC_VECT(TMU3, 0x480), INTC_VECT(TMU4, 0x4a0),
552 INTC_GROUP(TMU, TMU0, TMU1, TMU2, TMU2_TICPI, TMU3, TMU4, TMU5,
589 { TMU1, TMU2, TMU2_TICPI, TMU3 } },
H A Dsetup-sh7780.c413 SCIF1, SIOF, HSPI, MMCIF, TMU3, TMU4, TMU5, SSI, FLCTL, GPIO, enumerator in enum:__anon10293
447 INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
458 INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
472 { 0xffd40004, 0, 32, 8, /* INT2PRI1 */ { TMU3, TMU4, TMU5, RTC } },
H A Dsetup-sh7785.c471 TMU3, TMU4, TMU5, enumerator in enum:__anon10294
512 INTC_VECT(TMU3, 0xe00), INTC_VECT(TMU4, 0xe20),
524 INTC_GROUP(TMU345, TMU3, TMU4, TMU5),
553 { 0xffd40004, 0, 32, 8, /* INT2PRI1 */ { TMU3, TMU4, TMU5, } },
H A Dsetup-shx3.c271 TMU0, TMU1, TMU2, TMU3, TMU4, TMU5, enumerator in enum:__anon10296
299 INTC_VECT(TMU2, 0x440), INTC_VECT(TMU3, 0x460),
366 0, TMU5, TMU4, TMU3, TMU2, TMU1, TMU0, 0, } },
386 TMU3, TMU2, TMU1, TMU0 } },
H A Dsetup-sh7786.c679 TMU2, TMU3, enumerator in enum:__anon10295
716 INTC_VECT(TMU2, 0x7a0), INTC_VECT(TMU3, 0x7c0),
791 TMU2, TMU3, 0, }, INTC_SMP_BALANCING(INT2DISTCR1) },
828 { 0xfe410820, 0, 32, 8, /* INT2PRI8 */ { SCIF1, TMU2, TMU3, 0 } },

Completed in 68 milliseconds