Searched refs:q0 (Results 1 - 25 of 536) sorted by relevance

1234567891011>>

/netbsd-current/external/gpl3/gdb.old/dist/gas/testsuite/gas/arm/
H A Dcde-mve.s3 vcx1 p0, q0, #0
4 vcx1 p0, q0, #2048
5 vcx1 p0, q0, #1920
6 vcx1 p0, q0, #64
7 vcx1 p0, q0, #63
8 vcx1 p7, q0, #0
10 vcx1a p0, q0, #0
11 vcx1a p0, q0, #2048
12 vcx1a p0, q0, #1920
13 vcx1a p0, q0, #6
[all...]
H A Dmve-vmov-bad-2.s3 vmov r0, r0, q0[2], q0[0]
4 vmov sp, r0, q0[2], q0[0]
5 vmov r0, sp, q0[2], q0[0]
6 vmov pc, r0, q0[2], q0[0]
7 vmov r0, pc, q0[2], q0[
[all...]
H A Dneon-const.s7 vmov.f32 q0, 0.0
9 vmov.f32 q0, 2.0
10 vmov.f32 q0, 4.0
11 vmov.f32 q0, 8.0
12 vmov.f32 q0, 16.0
13 vmov.f32 q0, 0.125
14 vmov.f32 q0, 0.25
15 vmov.f32 q0, 0.5
16 vmov.f32 q0, 1.0
18 vmov.f32 q0, 2.12
[all...]
H A Dmve-vldr-bad-3.s4 \mnem\().u32 q0, [r0]
10 vldrb.8 q0, [r0, #128]
11 vldrb.8 q0, [r0, #-128]
12 vldrb.u16 q0, [r0, #128]
13 vldrb.u16 q0, [r0, #-128]
14 vldrb.u32 q0, [r0, #128]
15 vldrb.u32 q0, [r0, #-128]
16 vldrb.8 q0, [r0, #128]!
17 vldrb.8 q0, [r0, #-128]!
18 vldrb.u16 q0, [r
[all...]
H A Dmve-vstr-bad-3.s4 \mnem\().32 q0, [r0]
10 vstrb.8 q0, [r0, #128]
11 vstrb.8 q0, [r0, #-128]
12 vstrb.16 q0, [r0, #128]
13 vstrb.16 q0, [r0, #-128]
14 vstrb.32 q0, [r0, #128]
15 vstrb.32 q0, [r0, #-128]
16 vstrb.8 q0, [r0, #128]!
17 vstrb.8 q0, [r0, #-128]!
18 vstrb.16 q0, [r
[all...]
H A Dmve-vqdmull-bad.s4 \op\().s16 q0, q1, \lastreg
10 vqdmullt.s8 q0, q1, q2
11 vqdmullt.u8 q0, q1, q2
12 vqdmullt.i16 q0, q1, q2
13 vqdmullt.s64 q0, q1, q2
14 vqdmullb.s8 q0, q1, q2
15 vqdmullb.u8 q0, q1, q2
16 vqdmullb.i16 q0, q1, q2
17 vqdmullb.s64 q0, q1, q2
18 vqdmullt.s8 q0, q
[all...]
H A Dcde-missing-mve.l2 [^ :]+:[0-9]+: Error: MVE vector register expected -- `vcx1 p0,q0,#0'
3 [^ :]+:[0-9]+: Error: MVE vector register expected -- `vcx1 p0,q0,#2048'
4 [^ :]+:[0-9]+: Error: MVE vector register expected -- `vcx1 p0,q0,#1920'
5 [^ :]+:[0-9]+: Error: MVE vector register expected -- `vcx1 p0,q0,#64'
6 [^ :]+:[0-9]+: Error: MVE vector register expected -- `vcx1 p0,q0,#63'
7 [^ :]+:[0-9]+: Error: MVE vector register expected -- `vcx1 p7,q0,#0'
9 [^ :]+:[0-9]+: Error: MVE vector register expected -- `vcx1a p0,q0,#0'
10 [^ :]+:[0-9]+: Error: MVE vector register expected -- `vcx1a p0,q0,#2048'
11 [^ :]+:[0-9]+: Error: MVE vector register expected -- `vcx1a p0,q0,#1920'
12 [^ :]+:[0-9]+: Error: MVE vector register expected -- `vcx1a p0,q0,#6
[all...]
H A Dmve-vdup-bad.s4 vdup.32 q0, r2
10 vdup.f16 q0, r1
11 vdup.64 q0, r1
12 vdup.32 q0, d0[1]
13 vdup.32 q0, sp
14 vdup.32 q0, pc
17 vdupeq.32 q0, r2
18 vdupeq.32 q0, r2
20 vdupeq.32 q0, r2
21 vdupt.32 q0, r
[all...]
H A Dmve-vmov-bad-1.s3 vmov.8 q0[0], sp
4 vmov.8 q0[0], pc
5 vmov.64 q0[0], r0
6 vmov.8 q0[16], r0
7 vmov.16 q0[8], r0
8 vmov.32 q0[4], r0
10 vmovt.8 q0[0], r0
11 vmovt.8 q0[0], r0
13 vmov.8 q0[0], r0
14 vmov.u8 sp, q0[
[all...]
H A Dmve-vshll-bad.s4 \op\().s16 q0, q1, #4
10 vshllt.s32 q0, q1, #1
11 vshllt.i8 q0, q1, #1
12 vshllt.u8 q0, q1, #0
13 vshllt.u8 q0, q1, #9
14 vshllt.s16 q0, q1, #0
15 vshllt.s16 q0, q1, #17
16 vshllb.s32 q0, q1, #1
17 vshllb.i8 q0, q1, #1
18 vshllb.u8 q0, q
[all...]
H A Dmve-vldr-bad-2.s4 \mnem\().u\size q0, [q1, #8]
10 vldrw.u16 q0, [q1, #4]
11 vldrw.u64 q0, [q1, #-4]
12 vldrw.u32 q0, [q1, #1]
13 vldrw.u32 q0, [q1, #2]
14 vldrw.u32 q0, [q1, #231]
15 vldrw.u32 q0, [q1, #516]
16 vldrw.u32 q0, [q1, #-516]
17 vldrw.u32 q0, [q0, #
[all...]
H A Dmve-vqshl-bad.s4 vqshl.\type q0, q0, \lastreg
10 vqshl.s64 q0, q0, #0
11 vqshl.i32 q0, q0, #0
12 vqshl.s8 q0, q1, #8
13 vqshl.u16 q0, q1, #16
14 vqshl.s32 q0, q1, #32
15 vqshl.s64 q0, r
[all...]
H A Dmve-vshlc-bad.s4 vshlc q0, r1, #2
10 vshlc q0, r1, #0
11 vshlc q0, r1, #33
12 vshlc q0, sp, #1
13 vshlc q0, pc, #1
16 vshlceq q0, r1, #2
17 vshlceq q0, r1, #2
19 vshlceq q0, r1, #2
20 vshlct q0, r1, #2
22 vshlc q0, r
[all...]
H A Dmve-vsli-bad.s4 vsli.16 q0, q1, #4
10 vsli.64 q0, q1, #1
11 vsli.8 q0, q1, #8
12 vsli.16 q0, q1, #16
13 vsli.32 q0, q1, #32
16 vslieq.8 q0, q1, #2
17 vslieq.8 q0, q1, #2
19 vslieq.8 q0, q1, #2
20 vslit.8 q0, q1, #2
22 vsli.8 q0, q
[all...]
H A Dmve-vshl-bad.s4 vshl.\type q0, q0, \lastreg
10 vshl.i64 q0, q0, #0
11 vshl.i8 q0, q1, #8
12 vshl.i16 q0, q1, #16
13 vshl.i32 q0, q1, #32
14 vshl.s64 q0, r1
15 vshl.i16 q0, r1
16 vshl.u16 q0, s
[all...]
H A Dmve-vabsneg-bad-1.s4 \op\().s32 q0, q1
13 vabs.p8 q0, q1
14 vabs.p16 q0, q1
15 vabs.u8 q0, q1
16 vabs.u16 q0, q1
17 vabs.u32 q0, q1
18 vabs.f16 q0, q1
19 vabs.f32 q0, q1
20 vabs.s64 q0, q1
22 vneg.p8 q0, q
[all...]
H A Dmve-vqrshl-bad.s4 vqrshl.s16 q0, q0, \lastreg
10 vqrshl.s64 q0, q1, q2
11 vqrshl.u64 q0, q1, q2
12 vqrshl.i32 q0, q1, q2
13 vqrshl.s64 q0, r2
14 vqrshl.u64 q0, r2
15 vqrshl.i32 q0, r2
16 vqrshl.s32 q0, q1, r2
17 vqrshl.s32 q0, p
[all...]
H A Dmve-vrev-bad.s4 \op\().8 q0, q1
10 vrev16.16 q0, q1
11 vrev32.32 q0, q1
12 vrev64.64 q0, q1
13 vrev64.8 q0, q0
18 vrev16eq.8 q0, q1
19 vrev16eq.8 q0, q1
21 vrev16eq.8 q0, q1
22 vrev16t.8 q0, q
[all...]
H A Dmve-vshr-bad.s4 \op\().s32 q0, q1, #1
10 vshr.s64 q0, q1, #1
11 vshr.i32 q0, q1, #1
12 vrshr.u64 q0, q1, #1
13 vrshr.i32 q0, q1, #1
14 vshr.s8 q0, q1, #9
15 vshr.u8 q0, q1, #9
16 vshr.s16 q0, q1, #17
17 vshr.u16 q0, q1, #17
18 vshr.s32 q0, q
[all...]
H A Dmve-vqmovn-bad.s4 \op\().s16 q0, q1
10 vqmovnt.s8 q0, q1
11 vqmovnt.s64 q0, q1
12 vqmovnt.i16 q0, q1
13 vqmovnb.u8 q0, q1
14 vqmovnb.u64 q0, q1
15 vqmovnb.i16 q0, q1
16 vqmovunt.s8 q0, q1
17 vqmovunt.s64 q0, q1
18 vqmovunt.i16 q0, q
[all...]
H A Dmve-vstr-bad-1.s4 \mnem\().32 q0, [r0, q1]
12 vstrb.s8 q0, [r0, q1]
13 vstrb.u8 q0, [r0, q1]
14 vstrb.s16 q0, [r0, q1]
15 vstrb.u16 q0, [r0, q1]
16 vstrb.f16 q0, [r0, q1]
17 vstrb.u32 q0, [r0, q1]
18 vstrb.s32 q0, [r0, q1]
19 vstrb.f32 q0, [r0, q1]
20 vstrb.64 q0, [r
[all...]
H A Dmve-vcmla-bad-2.s4 vcmla.f32 q0, q1, q2, #0
10 vcmla.f16 q0, q1, q2, #20
11 vcmla.f32 q0, q0, q1, #0
12 vcmla.f32 q0, q1, q0, #0
13 vcmla.f64 q0, q1, q2, #0
14 vcmla.i16 q0, q1, q2, #0
17 vcmlaeq.f16 q0, q1, q2, #0
18 vcmlaeq.f16 q0, q
[all...]
H A Dmve-vcmul-bad-2.s4 vcmul.f32 q0, q1, q2, #0
10 vcmul.i16 q0, q1, q2, #0
11 vcmul.f64 q0, q1, q2, #0
12 vcmul.f32 q0, q1, q2, #20
13 vcmul.f32 q0, q1, q0, #0
14 vcmul.f32 q0, q0, q1, #0
17 vcmuleq.f32 q0, q1, q2, #0
18 vcmuleq.f32 q0, q
[all...]
H A Dmve-vsri-bad.s4 vsri.16 q0, q1, #4
10 vsri.64 q0, q1, #1
11 vsri.8 q0, q1, #0
12 vsri.8 q0, q1, #9
13 vsri.16 q0, q1, #0
14 vsri.16 q0, q1, #17
15 vsri.32 q0, q1, #0
16 vsri.32 q0, q1, #33
19 vsrieq.8 q0, q1, #2
20 vsrieq.8 q0, q
[all...]
H A Darmv8-a+crypto.s6 vmull.p64 q0, d0, d0
8 aese.8 q0, q0
12 aesd.8 q0, q0
16 aesmc.8 q0, q0
20 aesimc.8 q0, q0
24 sha1c.32 q0, q
[all...]

Completed in 119 milliseconds

1234567891011>>