Searched refs:E1000_WRITE_REG (Results 1 - 19 of 19) sorted by relevance

/freebsd-13-stable/sys/dev/e1000/
H A De1000_82542.c207 E1000_WRITE_REG(hw, E1000_IMC, 0xffffffff);
209 E1000_WRITE_REG(hw, E1000_RCTL, 0);
210 E1000_WRITE_REG(hw, E1000_TCTL, E1000_TCTL_PSP);
222 E1000_WRITE_REG(hw, E1000_CTRL, ctrl | E1000_CTRL_RST);
227 E1000_WRITE_REG(hw, E1000_IMC, 0xffffffff);
255 E1000_WRITE_REG(hw, E1000_VET, 0);
262 E1000_WRITE_REG(hw, E1000_RCTL, E1000_RCTL_RST);
272 E1000_WRITE_REG(hw, E1000_RCTL, 0);
291 E1000_WRITE_REG(hw, E1000_CTRL, ctrl | E1000_CTRL_PRIOR);
356 E1000_WRITE_REG(h
[all...]
H A De1000_82571.c238 E1000_WRITE_REG(hw, E1000_EECD, eecd);
408 E1000_WRITE_REG(hw, E1000_SWSM2, swsm2 |
430 E1000_WRITE_REG(hw, E1000_SWSM, swsm & ~E1000_SWSM_SMBI);
524 E1000_WRITE_REG(hw, E1000_EXTCNF_CTRL, extcnf_ctrl);
560 E1000_WRITE_REG(hw, E1000_EXTCNF_CTRL, extcnf_ctrl);
586 E1000_WRITE_REG(hw, E1000_POEMB, data);
615 E1000_WRITE_REG(hw, E1000_POEMB, data);
744 E1000_WRITE_REG(hw, E1000_HICR, E1000_HICR_FW_RESET_ENABLE);
746 E1000_WRITE_REG(hw, E1000_HICR, E1000_HICR_FW_RESET);
751 E1000_WRITE_REG(h
[all...]
H A De1000_mac.c501 E1000_WRITE_REG(hw, E1000_RAL(index), rar_low);
503 E1000_WRITE_REG(hw, E1000_RAH(index), rar_high);
806 E1000_WRITE_REG(hw, E1000_TXCW, (mac->txcw & ~E1000_TXCW_ANE));
811 E1000_WRITE_REG(hw, E1000_CTRL, ctrl);
826 E1000_WRITE_REG(hw, E1000_TXCW, mac->txcw);
827 E1000_WRITE_REG(hw, E1000_CTRL, (ctrl & ~E1000_CTRL_SLU));
871 E1000_WRITE_REG(hw, E1000_TXCW, (mac->txcw & ~E1000_TXCW_ANE));
876 E1000_WRITE_REG(hw, E1000_CTRL, ctrl);
891 E1000_WRITE_REG(hw, E1000_TXCW, mac->txcw);
892 E1000_WRITE_REG(h
[all...]
H A De1000_82543.c597 E1000_WRITE_REG(hw, E1000_CTRL, (*ctrl | E1000_CTRL_MDC));
616 E1000_WRITE_REG(hw, E1000_CTRL, (*ctrl & ~E1000_CTRL_MDC));
662 E1000_WRITE_REG(hw, E1000_CTRL, ctrl);
707 E1000_WRITE_REG(hw, E1000_CTRL, ctrl);
876 E1000_WRITE_REG(hw, E1000_CTRL_EXT, ctrl_ext);
883 E1000_WRITE_REG(hw, E1000_CTRL_EXT, ctrl_ext);
910 E1000_WRITE_REG(hw, E1000_IMC, 0xffffffff);
912 E1000_WRITE_REG(hw, E1000_RCTL, 0);
913 E1000_WRITE_REG(hw, E1000_TCTL, E1000_TCTL_PSP);
928 E1000_WRITE_REG(h
[all...]
H A Dif_em.c1325 E1000_WRITE_REG(&adapter->hw, E1000_VET, ETHERTYPE_VLAN);
1352 E1000_WRITE_REG(&adapter->hw, E1000_CTRL, ctrl);
1358 E1000_WRITE_REG(&adapter->hw, E1000_CTRL, ctrl);
1370 E1000_WRITE_REG(&adapter->hw, E1000_CTRL_EXT, tmp);
1372 E1000_WRITE_REG(&adapter->hw, E1000_IVAR, adapter->ivars);
1378 E1000_WRITE_REG(&adapter->hw, E1000_ICS, E1000_ICS_LSC);
1448 E1000_WRITE_REG(&adapter->hw, E1000_IMS, rxq->eims);
1458 E1000_WRITE_REG(&adapter->hw, E1000_IMS, txq->eims);
1468 E1000_WRITE_REG(&adapter->hw, E1000_EIMS, rxq->eims);
1478 E1000_WRITE_REG(
[all...]
H A De1000_82575.c200 E1000_WRITE_REG(hw, E1000_CTRL_EXT, ctrl_ext);
710 E1000_WRITE_REG(hw, E1000_CTRL_EXT,
745 E1000_WRITE_REG(hw, E1000_CTRL_EXT, ctrl_ext);
920 E1000_WRITE_REG(hw, E1000_82580_PHY_POWER_MGMT, data);
967 E1000_WRITE_REG(hw, E1000_82580_PHY_POWER_MGMT, data);
999 E1000_WRITE_REG(hw, E1000_EECD, eecd |
1009 E1000_WRITE_REG(hw, E1000_EECD, eecd |
1225 E1000_WRITE_REG(hw, E1000_PCS_CFG0, reg);
1230 E1000_WRITE_REG(hw, E1000_CTRL_EXT, reg);
1324 E1000_WRITE_REG(h
[all...]
H A De1000_80003es2lan.c763 E1000_WRITE_REG(hw, E1000_IMC, 0xffffffff);
765 E1000_WRITE_REG(hw, E1000_RCTL, 0);
766 E1000_WRITE_REG(hw, E1000_TCTL, E1000_TCTL_PSP);
778 E1000_WRITE_REG(hw, E1000_CTRL, ctrl | E1000_CTRL_RST);
800 E1000_WRITE_REG(hw, E1000_IMC, 0xffffffff);
865 E1000_WRITE_REG(hw, E1000_TXDCTL(0), reg_data);
871 E1000_WRITE_REG(hw, E1000_TXDCTL(1), reg_data);
876 E1000_WRITE_REG(hw, E1000_TCTL, reg_data);
882 E1000_WRITE_REG(hw, E1000_TCTL_EXT, reg_data);
888 E1000_WRITE_REG(h
[all...]
H A De1000_nvm.c118 E1000_WRITE_REG(hw, E1000_EECD, *eecd);
133 E1000_WRITE_REG(hw, E1000_EECD, *eecd);
169 E1000_WRITE_REG(hw, E1000_EECD, eecd);
181 E1000_WRITE_REG(hw, E1000_EECD, eecd);
269 E1000_WRITE_REG(hw, E1000_EECD, eecd | E1000_EECD_REQ);
282 E1000_WRITE_REG(hw, E1000_EECD, eecd);
305 E1000_WRITE_REG(hw, E1000_EECD, eecd);
313 E1000_WRITE_REG(hw, E1000_EECD, eecd);
321 E1000_WRITE_REG(hw, E1000_EECD, eecd);
325 E1000_WRITE_REG(h
[all...]
H A De1000_ich8lan.c259 E1000_WRITE_REG(hw, E1000_CTRL_EXT, mac_reg);
283 E1000_WRITE_REG(hw, E1000_FEXTNVM3, mac_reg);
289 E1000_WRITE_REG(hw, E1000_CTRL, mac_reg);
293 E1000_WRITE_REG(hw, E1000_CTRL, mac_reg);
360 E1000_WRITE_REG(hw, E1000_CTRL_EXT, mac_reg);
396 E1000_WRITE_REG(hw, E1000_CTRL_EXT, mac_reg);
1044 E1000_WRITE_REG(hw, E1000_FEXTNVM6,
1089 E1000_WRITE_REG(hw, E1000_FEXTNVM6, fextnvm6);
1206 E1000_WRITE_REG(hw, E1000_LTRV, reg);
1211 E1000_WRITE_REG(h
[all...]
H A De1000_82540.c279 E1000_WRITE_REG(hw, E1000_IMC, 0xFFFFFFFF);
281 E1000_WRITE_REG(hw, E1000_RCTL, 0);
282 E1000_WRITE_REG(hw, E1000_TCTL, E1000_TCTL_PSP);
297 E1000_WRITE_REG(hw, E1000_CTRL_DUP, ctrl | E1000_CTRL_RST);
315 E1000_WRITE_REG(hw, E1000_MANC, manc);
317 E1000_WRITE_REG(hw, E1000_IMC, 0xffffffff);
348 E1000_WRITE_REG(hw, E1000_VET, 0);
379 E1000_WRITE_REG(hw, E1000_TXDCTL(0), txdctl);
397 E1000_WRITE_REG(hw, E1000_CTRL_EXT, ctrl_ext);
423 E1000_WRITE_REG(h
[all...]
H A De1000_i210.c202 E1000_WRITE_REG(hw, E1000_SRWR, eewr);
485 E1000_WRITE_REG(hw, E1000_EECD, flup);
692 E1000_WRITE_REG(hw, E1000_MDICNFG, reg_val);
713 E1000_WRITE_REG(hw, E1000_CTRL, ctrl|E1000_CTRL_PHY_RST);
717 E1000_WRITE_REG(hw, E1000_CTRL_EXT, ctrl_ext);
719 E1000_WRITE_REG(hw, E1000_WUC, 0);
721 E1000_WRITE_REG(hw, E1000_EEARBC_I210, reg_val);
730 E1000_WRITE_REG(hw, E1000_EEARBC_I210, reg_val);
733 E1000_WRITE_REG(hw, E1000_WUC, wuc);
736 E1000_WRITE_REG(h
[all...]
H A De1000_82541.c304 E1000_WRITE_REG(hw, E1000_IMC, 0xFFFFFFFF);
306 E1000_WRITE_REG(hw, E1000_RCTL, 0);
307 E1000_WRITE_REG(hw, E1000_TCTL, E1000_TCTL_PSP);
320 E1000_WRITE_REG(hw, E1000_CTRL, (ctrl | E1000_CTRL_PHY_RST));
337 E1000_WRITE_REG(hw, E1000_CTRL, ctrl | E1000_CTRL_RST);
347 E1000_WRITE_REG(hw, E1000_MANC, manc);
356 E1000_WRITE_REG(hw, E1000_LEDCTL, ledctl);
361 E1000_WRITE_REG(hw, E1000_IMC, 0xFFFFFFFF);
423 E1000_WRITE_REG(hw, E1000_TXDCTL(0), txdctl);
518 E1000_WRITE_REG(h
[all...]
H A De1000_manage.c329 E1000_WRITE_REG(hw, E1000_HICR, hicr | E1000_HICR_C);
435 E1000_WRITE_REG(hw, E1000_HICR, hicr | E1000_HICR_C);
501 E1000_WRITE_REG(hw, E1000_HICR, hicr);
503 E1000_WRITE_REG(hw, E1000_HICR, hicr);
549 E1000_WRITE_REG(hw, E1000_HIBBA, hibba);
559 E1000_WRITE_REG(hw, E1000_HICR, hicr | E1000_HICR_C);
H A De1000_mbx.c436 E1000_WRITE_REG(hw, E1000_V2PMAILBOX(0), E1000_V2PMAILBOX_VFU);
484 E1000_WRITE_REG(hw, E1000_V2PMAILBOX(0), E1000_V2PMAILBOX_REQ);
517 E1000_WRITE_REG(hw, E1000_V2PMAILBOX(0), E1000_V2PMAILBOX_ACK);
567 E1000_WRITE_REG(hw, E1000_MBVFICR, mask);
631 E1000_WRITE_REG(hw, E1000_VFLRE, (1 << vf_number));
655 E1000_WRITE_REG(hw, E1000_P2VMAILBOX(vf_number),
702 E1000_WRITE_REG(hw, E1000_P2VMAILBOX(vf_number), E1000_P2VMAILBOX_STS);
741 E1000_WRITE_REG(hw, E1000_P2VMAILBOX(vf_number), E1000_P2VMAILBOX_ACK);
H A De1000_phy.c305 E1000_WRITE_REG(hw, E1000_MDIC, mdic);
371 E1000_WRITE_REG(hw, E1000_MDIC, mdic);
431 E1000_WRITE_REG(hw, E1000_I2CCMD, i2ccmd);
490 E1000_WRITE_REG(hw, E1000_I2CCMD, i2ccmd);
544 E1000_WRITE_REG(hw, E1000_I2CCMD, i2ccmd);
603 E1000_WRITE_REG(hw, E1000_I2CCMD, i2ccmd);
622 E1000_WRITE_REG(hw, E1000_I2CCMD, i2ccmd);
889 E1000_WRITE_REG(hw, E1000_KMRNCTRLSTA, kmrnctrlsta);
964 E1000_WRITE_REG(hw, E1000_KMRNCTRLSTA, kmrnctrlsta);
2061 E1000_WRITE_REG(h
[all...]
H A De1000_osdep.h198 #define E1000_WRITE_REG(hw, reg, value) \ macro
H A Digb_txrx.c298 E1000_WRITE_REG(&adapter->hw, E1000_TDT(txr->me), pidx);
387 E1000_WRITE_REG(&sc->hw, E1000_RDT(rxr->me), pidx);
H A De1000_vf.c271 E1000_WRITE_REG(hw, E1000_CTRL, ctrl | E1000_CTRL_RST);
H A Dem_txrx.c424 E1000_WRITE_REG(&adapter->hw, E1000_TDT(txr->me), pidx);
548 E1000_WRITE_REG(&sc->hw, E1000_RDT(rxr->me), pidx);

Completed in 266 milliseconds