Searched refs:JZ_REG_GPIO_DIRECTION_CLEAR (Results 1 - 2 of 2) sorted by relevance
/asuswrt-rt-n18u-9.0.0.4.380.2695/release/src-rt-6.x.4708/linux/linux-2.6/arch/mips/jz4740/ |
H A D | gpio.c | 66 #define JZ_REG_GPIO_DIRECTION_CLEAR 0x68 macro 185 jz_gpio_write_bit(request->gpio, JZ_REG_GPIO_DIRECTION_CLEAR); 235 writel(BIT(gpio), CHIP_TO_REG(chip, JZ_REG_GPIO_DIRECTION_CLEAR)); 242 writel(mask, GPIO_TO_REG(port, JZ_REG_GPIO_DIRECTION_CLEAR)); 298 reg += JZ_REG_GPIO_DIRECTION_CLEAR; 369 jz_gpio_set_irq_bit(irq, JZ_REG_GPIO_DIRECTION_CLEAR); 402 jz_gpio_set_irq_bit(irq, JZ_REG_GPIO_DIRECTION_CLEAR); 410 jz_gpio_set_irq_bit(irq, JZ_REG_GPIO_DIRECTION_CLEAR);
|
/asuswrt-rt-n18u-9.0.0.4.380.2695/release/src-rt-6.x.4708/linux/linux-2.6.36/arch/mips/jz4740/ |
H A D | gpio.c | 66 #define JZ_REG_GPIO_DIRECTION_CLEAR 0x68 macro 185 jz_gpio_write_bit(request->gpio, JZ_REG_GPIO_DIRECTION_CLEAR); 235 writel(BIT(gpio), CHIP_TO_REG(chip, JZ_REG_GPIO_DIRECTION_CLEAR)); 242 writel(mask, GPIO_TO_REG(port, JZ_REG_GPIO_DIRECTION_CLEAR)); 298 reg += JZ_REG_GPIO_DIRECTION_CLEAR; 369 jz_gpio_set_irq_bit(irq, JZ_REG_GPIO_DIRECTION_CLEAR); 402 jz_gpio_set_irq_bit(irq, JZ_REG_GPIO_DIRECTION_CLEAR); 410 jz_gpio_set_irq_bit(irq, JZ_REG_GPIO_DIRECTION_CLEAR);
|
Completed in 164 milliseconds