Searched refs:IOMUX_TO_GPIO (Results 1 - 25 of 30) sorted by relevance

12

/asuswrt-rt-n18u-9.0.0.4.380.2695/release/src-rt-6.x.4708/linux/linux-2.6/arch/arm/mach-mx3/
H A Dmx31moboard-marxbot.c72 #define SDHC2_CD IOMUX_TO_GPIO(MX31_PIN_ATA_DIOR)
73 #define SDHC2_WP IOMUX_TO_GPIO(MX31_PIN_ATA_DIOW)
125 #define TRSLAT_RST_B IOMUX_TO_GPIO(MX31_PIN_STXD5)
126 #define DSPICS_RST_B IOMUX_TO_GPIO(MX31_PIN_SRXD5)
150 #define TURRETCAM_POWER IOMUX_TO_GPIO(MX31_PIN_GPIO3_1)
151 #define BASECAM_POWER IOMUX_TO_GPIO(MX31_PIN_CSI_D5)
152 #define TURRETCAM_RST_B IOMUX_TO_GPIO(MX31_PIN_GPIO3_0)
153 #define BASECAM_RST_B IOMUX_TO_GPIO(MX31_PIN_CSI_D4)
154 #define CAM_CHOICE IOMUX_TO_GPIO(MX31_PIN_TXD2)
227 #define SEL0 IOMUX_TO_GPIO(MX31_PIN_DTR_DCE
[all...]
H A Dmx31moboard-devboard.c59 #define SDHC2_CD IOMUX_TO_GPIO(MX31_PIN_ATA_DIOR)
60 #define SDHC2_WP IOMUX_TO_GPIO(MX31_PIN_ATA_DIOW)
112 #define SEL0 IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1)
113 #define SEL1 IOMUX_TO_GPIO(MX31_PIN_DSR_DCE1)
114 #define SEL2 IOMUX_TO_GPIO(MX31_PIN_RI_DCE1)
115 #define SEL3 IOMUX_TO_GPIO(MX31_PIN_DCD_DCE1)
158 #define USBH1_VBUSEN_B IOMUX_TO_GPIO(MX31_PIN_NFRE_B)
159 #define USBH1_MODE IOMUX_TO_GPIO(MX31_PIN_NFALE)
H A Dmx31moboard-smartbot.c62 #define CAM_POWER IOMUX_TO_GPIO(MX31_PIN_GPIO3_1)
63 #define CAM_RST_B IOMUX_TO_GPIO(MX31_PIN_GPIO3_0)
145 #define POWER_EN IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1)
146 #define DSPIC_RST_B IOMUX_TO_GPIO(MX31_PIN_DSR_DCE1)
147 #define TRSLAT_RST_B IOMUX_TO_GPIO(MX31_PIN_RI_DCE1)
148 #define TRSLAT_SRC_CHOICE IOMUX_TO_GPIO(MX31_PIN_DCD_DCE1)
H A Dmach-qong.c155 return gpio_get_value(IOMUX_TO_GPIO(MX31_PIN_NFRB));
161 gpio_set_value(IOMUX_TO_GPIO(MX31_PIN_NFCE_B), 0);
163 gpio_set_value(IOMUX_TO_GPIO(MX31_PIN_NFCE_B), 1);
203 if (!gpio_request(IOMUX_TO_GPIO(MX31_PIN_NFCE_B), "nand_enable"))
204 gpio_direction_output(IOMUX_TO_GPIO(MX31_PIN_NFCE_B), 0);
208 if (!gpio_request(IOMUX_TO_GPIO(MX31_PIN_NFRB), "nand_rdy"))
209 gpio_direction_input(IOMUX_TO_GPIO(MX31_PIN_NFRB));
213 if (!gpio_request(IOMUX_TO_GPIO(MX31_PIN_NFWP_B), "nand_wp"))
214 gpio_direction_input(IOMUX_TO_GPIO(MX31_PIN_NFWP_B));
H A Dmach-mx31moboard.c128 int ret = gpio_request(IOMUX_TO_GPIO(MX31_PIN_CTS1), "uart0-cts-hack");
132 ret = gpio_direction_output(IOMUX_TO_GPIO(MX31_PIN_CTS1), 0);
134 gpio_free(IOMUX_TO_GPIO(MX31_PIN_CTS1));
141 gpio_free(IOMUX_TO_GPIO(MX31_PIN_CTS1));
301 #define SDHC1_CD IOMUX_TO_GPIO(MX31_PIN_ATA_CS0)
302 #define SDHC1_WP IOMUX_TO_GPIO(MX31_PIN_ATA_CS1)
357 #define USB_RESET_B IOMUX_TO_GPIO(MX31_PIN_GPIO1_0)
361 #define OTG_EN_B IOMUX_TO_GPIO(MX31_PIN_USB_OC)
362 #define USBH2_EN_B IOMUX_TO_GPIO(MX31_PIN_SCK6)
428 .gpio = IOMUX_TO_GPIO(MX31_PIN_SVEN
[all...]
H A Dmx31lite-db.c87 return gpio_get_value(IOMUX_TO_GPIO(MX31_PIN_GPIO1_6));
95 gpio_det = IOMUX_TO_GPIO(MX31_PIN_DCD_DCE1);
96 gpio_wp = IOMUX_TO_GPIO(MX31_PIN_GPIO1_6);
169 .gpio = IOMUX_TO_GPIO(MX31_PIN_COMPARE),
175 .gpio = IOMUX_TO_GPIO(MX31_PIN_CAPTURE),
H A Dmach-kzm_arm11_01.c116 gpio_request(IOMUX_TO_GPIO(MX31_PIN_GPIO1_1), "ext-uart-int");
117 gpio_direction_input(IOMUX_TO_GPIO(MX31_PIN_GPIO1_1));
175 gpio_request(IOMUX_TO_GPIO(MX31_PIN_GPIO1_2), "smsc9118-int");
176 gpio_direction_input(IOMUX_TO_GPIO(MX31_PIN_GPIO1_2));
H A Dmach-armadillo5x0.c140 #define OTG_RESET IOMUX_TO_GPIO(MX31_PIN_STXD4)
141 #define USBH2_RESET IOMUX_TO_GPIO(MX31_PIN_SCK6)
142 #define USBH2_CS IOMUX_TO_GPIO(MX31_PIN_GPIO1_3)
262 #define ARMADILLO5X0_RTC_GPIO IOMUX_TO_GPIO(MX31_PIN_SRXD4)
272 .gpio = IOMUX_TO_GPIO(MX31_PIN_SCLK0),
278 .gpio = IOMUX_TO_GPIO(MX31_PIN_SRST0),
405 return gpio_get_value(IOMUX_TO_GPIO(MX31_PIN_ATA_RESET_B));
414 gpio_det = IOMUX_TO_GPIO(MX31_PIN_ATA_DMACK);
415 gpio_wp = IOMUX_TO_GPIO(MX31_PIN_ATA_RESET_B);
452 gpio_free(IOMUX_TO_GPIO(MX31_PIN_ATA_DMAC
[all...]
H A Dmx31lilly-db.c103 return gpio_get_value(IOMUX_TO_GPIO(MX31_PIN_LCS0));
116 gpio_det = IOMUX_TO_GPIO(MX31_PIN_GPIO1_1);
117 gpio_wp = IOMUX_TO_GPIO(MX31_PIN_LCS0);
H A Dmach-pcm037.c298 gpio_set_value(IOMUX_TO_GPIO(MX31_PIN_CSI_D5), !on);
354 return gpio_get_value(IOMUX_TO_GPIO(MX31_PIN_SFS6));
358 #define SDHC1_GPIO_WP IOMUX_TO_GPIO(MX31_PIN_SFS6)
359 #define SDHC1_GPIO_DET IOMUX_TO_GPIO(MX31_PIN_SCK6)
619 ret = gpio_request(IOMUX_TO_GPIO(MX31_PIN_GPIO3_1), "lan9217-irq");
623 gpio_direction_input(IOMUX_TO_GPIO(MX31_PIN_GPIO3_1));
642 ret = gpio_request(IOMUX_TO_GPIO(MX31_PIN_CSI_D5), "mt9t031-power");
644 gpio_direction_output(IOMUX_TO_GPIO(MX31_PIN_CSI_D5), 1);
H A Dmach-mx31lilly.c157 gpio_request(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE2), "USBH1 CS");
158 gpio_direction_output(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE2), 0);
221 gpio_request(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1), "USBH2 CS");
222 gpio_direction_output(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1), 0);
H A Dmach-mx31lite.c168 gpio_request(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1), "USBH2 CS");
169 gpio_direction_output(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1), 0);
265 ret = gpio_request(IOMUX_TO_GPIO(MX31_PIN_SFS6), "sms9117-irq");
269 gpio_direction_input(IOMUX_TO_GPIO(MX31_PIN_SFS6));
H A Dmach-pcm037_eet.c62 static int pcm037_spi1_cs[] = {MXC_SPI_CS(1), IOMUX_TO_GPIO(MX31_PIN_KEY_COL7)};
/asuswrt-rt-n18u-9.0.0.4.380.2695/release/src-rt-6.x.4708/linux/linux-2.6.36/arch/arm/mach-mx3/
H A Dmx31moboard-marxbot.c72 #define SDHC2_CD IOMUX_TO_GPIO(MX31_PIN_ATA_DIOR)
73 #define SDHC2_WP IOMUX_TO_GPIO(MX31_PIN_ATA_DIOW)
125 #define TRSLAT_RST_B IOMUX_TO_GPIO(MX31_PIN_STXD5)
126 #define DSPICS_RST_B IOMUX_TO_GPIO(MX31_PIN_SRXD5)
150 #define TURRETCAM_POWER IOMUX_TO_GPIO(MX31_PIN_GPIO3_1)
151 #define BASECAM_POWER IOMUX_TO_GPIO(MX31_PIN_CSI_D5)
152 #define TURRETCAM_RST_B IOMUX_TO_GPIO(MX31_PIN_GPIO3_0)
153 #define BASECAM_RST_B IOMUX_TO_GPIO(MX31_PIN_CSI_D4)
154 #define CAM_CHOICE IOMUX_TO_GPIO(MX31_PIN_TXD2)
227 #define SEL0 IOMUX_TO_GPIO(MX31_PIN_DTR_DCE
[all...]
H A Dmx31moboard-devboard.c59 #define SDHC2_CD IOMUX_TO_GPIO(MX31_PIN_ATA_DIOR)
60 #define SDHC2_WP IOMUX_TO_GPIO(MX31_PIN_ATA_DIOW)
112 #define SEL0 IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1)
113 #define SEL1 IOMUX_TO_GPIO(MX31_PIN_DSR_DCE1)
114 #define SEL2 IOMUX_TO_GPIO(MX31_PIN_RI_DCE1)
115 #define SEL3 IOMUX_TO_GPIO(MX31_PIN_DCD_DCE1)
158 #define USBH1_VBUSEN_B IOMUX_TO_GPIO(MX31_PIN_NFRE_B)
159 #define USBH1_MODE IOMUX_TO_GPIO(MX31_PIN_NFALE)
H A Dmx31moboard-smartbot.c62 #define CAM_POWER IOMUX_TO_GPIO(MX31_PIN_GPIO3_1)
63 #define CAM_RST_B IOMUX_TO_GPIO(MX31_PIN_GPIO3_0)
145 #define POWER_EN IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1)
146 #define DSPIC_RST_B IOMUX_TO_GPIO(MX31_PIN_DSR_DCE1)
147 #define TRSLAT_RST_B IOMUX_TO_GPIO(MX31_PIN_RI_DCE1)
148 #define TRSLAT_SRC_CHOICE IOMUX_TO_GPIO(MX31_PIN_DCD_DCE1)
H A Dmach-qong.c155 return gpio_get_value(IOMUX_TO_GPIO(MX31_PIN_NFRB));
161 gpio_set_value(IOMUX_TO_GPIO(MX31_PIN_NFCE_B), 0);
163 gpio_set_value(IOMUX_TO_GPIO(MX31_PIN_NFCE_B), 1);
203 if (!gpio_request(IOMUX_TO_GPIO(MX31_PIN_NFCE_B), "nand_enable"))
204 gpio_direction_output(IOMUX_TO_GPIO(MX31_PIN_NFCE_B), 0);
208 if (!gpio_request(IOMUX_TO_GPIO(MX31_PIN_NFRB), "nand_rdy"))
209 gpio_direction_input(IOMUX_TO_GPIO(MX31_PIN_NFRB));
213 if (!gpio_request(IOMUX_TO_GPIO(MX31_PIN_NFWP_B), "nand_wp"))
214 gpio_direction_input(IOMUX_TO_GPIO(MX31_PIN_NFWP_B));
H A Dmach-mx31moboard.c128 int ret = gpio_request(IOMUX_TO_GPIO(MX31_PIN_CTS1), "uart0-cts-hack");
132 ret = gpio_direction_output(IOMUX_TO_GPIO(MX31_PIN_CTS1), 0);
134 gpio_free(IOMUX_TO_GPIO(MX31_PIN_CTS1));
141 gpio_free(IOMUX_TO_GPIO(MX31_PIN_CTS1));
301 #define SDHC1_CD IOMUX_TO_GPIO(MX31_PIN_ATA_CS0)
302 #define SDHC1_WP IOMUX_TO_GPIO(MX31_PIN_ATA_CS1)
357 #define USB_RESET_B IOMUX_TO_GPIO(MX31_PIN_GPIO1_0)
361 #define OTG_EN_B IOMUX_TO_GPIO(MX31_PIN_USB_OC)
362 #define USBH2_EN_B IOMUX_TO_GPIO(MX31_PIN_SCK6)
428 .gpio = IOMUX_TO_GPIO(MX31_PIN_SVEN
[all...]
H A Dmx31lite-db.c87 return gpio_get_value(IOMUX_TO_GPIO(MX31_PIN_GPIO1_6));
95 gpio_det = IOMUX_TO_GPIO(MX31_PIN_DCD_DCE1);
96 gpio_wp = IOMUX_TO_GPIO(MX31_PIN_GPIO1_6);
169 .gpio = IOMUX_TO_GPIO(MX31_PIN_COMPARE),
175 .gpio = IOMUX_TO_GPIO(MX31_PIN_CAPTURE),
H A Dmach-kzm_arm11_01.c116 gpio_request(IOMUX_TO_GPIO(MX31_PIN_GPIO1_1), "ext-uart-int");
117 gpio_direction_input(IOMUX_TO_GPIO(MX31_PIN_GPIO1_1));
175 gpio_request(IOMUX_TO_GPIO(MX31_PIN_GPIO1_2), "smsc9118-int");
176 gpio_direction_input(IOMUX_TO_GPIO(MX31_PIN_GPIO1_2));
H A Dmach-armadillo5x0.c140 #define OTG_RESET IOMUX_TO_GPIO(MX31_PIN_STXD4)
141 #define USBH2_RESET IOMUX_TO_GPIO(MX31_PIN_SCK6)
142 #define USBH2_CS IOMUX_TO_GPIO(MX31_PIN_GPIO1_3)
262 #define ARMADILLO5X0_RTC_GPIO IOMUX_TO_GPIO(MX31_PIN_SRXD4)
272 .gpio = IOMUX_TO_GPIO(MX31_PIN_SCLK0),
278 .gpio = IOMUX_TO_GPIO(MX31_PIN_SRST0),
405 return gpio_get_value(IOMUX_TO_GPIO(MX31_PIN_ATA_RESET_B));
414 gpio_det = IOMUX_TO_GPIO(MX31_PIN_ATA_DMACK);
415 gpio_wp = IOMUX_TO_GPIO(MX31_PIN_ATA_RESET_B);
452 gpio_free(IOMUX_TO_GPIO(MX31_PIN_ATA_DMAC
[all...]
H A Dmx31lilly-db.c103 return gpio_get_value(IOMUX_TO_GPIO(MX31_PIN_LCS0));
116 gpio_det = IOMUX_TO_GPIO(MX31_PIN_GPIO1_1);
117 gpio_wp = IOMUX_TO_GPIO(MX31_PIN_LCS0);
H A Dmach-pcm037.c298 gpio_set_value(IOMUX_TO_GPIO(MX31_PIN_CSI_D5), !on);
354 return gpio_get_value(IOMUX_TO_GPIO(MX31_PIN_SFS6));
358 #define SDHC1_GPIO_WP IOMUX_TO_GPIO(MX31_PIN_SFS6)
359 #define SDHC1_GPIO_DET IOMUX_TO_GPIO(MX31_PIN_SCK6)
619 ret = gpio_request(IOMUX_TO_GPIO(MX31_PIN_GPIO3_1), "lan9217-irq");
623 gpio_direction_input(IOMUX_TO_GPIO(MX31_PIN_GPIO3_1));
642 ret = gpio_request(IOMUX_TO_GPIO(MX31_PIN_CSI_D5), "mt9t031-power");
644 gpio_direction_output(IOMUX_TO_GPIO(MX31_PIN_CSI_D5), 1);
H A Dmach-mx31lilly.c157 gpio_request(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE2), "USBH1 CS");
158 gpio_direction_output(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE2), 0);
221 gpio_request(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1), "USBH2 CS");
222 gpio_direction_output(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1), 0);
H A Dmach-mx31lite.c168 gpio_request(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1), "USBH2 CS");
169 gpio_direction_output(IOMUX_TO_GPIO(MX31_PIN_DTR_DCE1), 0);
265 ret = gpio_request(IOMUX_TO_GPIO(MX31_PIN_SFS6), "sms9117-irq");
269 gpio_direction_input(IOMUX_TO_GPIO(MX31_PIN_SFS6));

Completed in 128 milliseconds

12