Searched refs:vuip (Results 1 - 25 of 37) sorted by relevance

12

/asus-wl-520gu-7.0.1.45/src/linux/linux/arch/alpha/kernel/
H A Dcore_apecs.c48 #define vuip volatile unsigned int * macro
139 stat0 = *(vuip)APECS_IOC_DCSR;
140 *(vuip)APECS_IOC_DCSR = stat0;
146 haxr2 = *(vuip)APECS_IOC_HAXR2;
148 *(vuip)APECS_IOC_HAXR2 = haxr2 | 1;
160 asm volatile("ldl %0,%1; mb; mb" : "=r"(value) : "m"(*(vuip)addr)
180 stat0 = *(vuip)APECS_IOC_DCSR;
191 *(vuip)APECS_IOC_DCSR = stat0;
199 *(vuip)APECS_IOC_HAXR2 = haxr2 & ~1;
217 stat0 = *(vuip)APECS_IOC_DCS
[all...]
H A Dsys_alcor.c42 *(vuip)GRU_INT_MASK = mask;
64 *(vuip)GRU_INT_CLEAR = 1 << (irq - 16); mb();
65 *(vuip)GRU_INT_CLEAR = 0; mb();
81 *(vuip)GRU_INT_CLEAR = 0x80000000; mb();
82 *(vuip)GRU_INT_CLEAR = 0; mb();
109 pld = (*(vuip)GRU_INT_REQ) & GRU_INT_REQ_BITS;
134 *(vuip)GRU_INT_MASK = 0; mb(); /* all disabled */
135 *(vuip)GRU_INT_EDGE = 0; mb(); /* all are level */
136 *(vuip)GRU_INT_HILO = 0x80000000U; mb(); /* ISA only HI */
137 *(vuip)GRU_INT_CLEA
[all...]
H A Dcore_mcpcia.c106 stat0 = *(vuip)MCPCIA_CAP_ERR(mid);
107 *(vuip)MCPCIA_CAP_ERR(mid) = stat0;
109 temp = *(vuip)MCPCIA_CAP_ERR(mid);
120 value = *((vuip)addr);
151 stat0 = *(vuip)MCPCIA_CAP_ERR(mid);
152 *(vuip)MCPCIA_CAP_ERR(mid) = stat0; mb();
153 temp = *(vuip)MCPCIA_CAP_ERR(mid);
162 *((vuip)addr) = value;
165 temp = *(vuip)MCPCIA_CAP_ERR(mid); /* read to force the write */
295 *(vuip)MCPCIA_SG_TBI
[all...]
H A Dsys_rawhide.c49 *(vuip)MCPCIA_INT_MASK0(MCPCIA_HOSE2MID(hose)) = mask;
51 *(vuip)MCPCIA_INT_MASK0(MCPCIA_HOSE2MID(hose));
106 *(vuip)MCPCIA_INT_REQ(MCPCIA_HOSE2MID(hose)) = mask1;
176 *(vuip)MCPCIA_INT_MASK0(MCPCIA_HOSE2MID(h)) = mask;
177 *(vuip)MCPCIA_INT_MASK1(MCPCIA_HOSE2MID(h)) = 0;
H A Dcore_polaris.c119 *value = *(vuip)pci_addr;
162 *(vuip)pci_addr = value;
164 *(vuip)pci_addr;
/asus-wl-520gu-7.0.1.45/src/router/iproute2/reference/asm-alpha/
H A Djensen.h102 #define vuip volatile unsigned int * macro
118 return 0xff & *(vuip)((addr << 9) + EISA_VL82C106);
123 *(vuip)((addr << 9) + EISA_VL82C106) = b;
139 *(vuip)((addr << 7) + EISA_IO + 0x00) = b * 0x01010101;
185 return *(vuip) ((addr << 7) + EISA_IO + 0x60);
191 *(vuip) ((addr << 7) + EISA_IO + 0x20) = b * 0x00010001;
198 *(vuip) ((addr << 7) + EISA_IO + 0x60) = b;
232 return *(vuip) ((addr << 7) + EISA_MEM + 0x60);
242 r0 = *(vuip) (addr);
243 r1 = *(vuip) (add
293 #undef vuip macro
[all...]
H A Dcore_t2.h330 #define vuip volatile unsigned int * macro
343 *(vuip) ((addr << 5) + T2_IO + 0x00) = w;
358 *(vuip) ((addr << 5) + T2_IO + 0x08) = w;
364 return *(vuip) ((addr << 5) + T2_IO + 0x18);
369 *(vuip) ((addr << 5) + T2_IO + 0x18) = b;
425 result = *(vuip) ((addr << 5) + T2_SPARSE_MEM + 0x08);
438 return *(vuip) ((addr << 5) + T2_SPARSE_MEM + 0x18);
450 r0 = *(vuip)(work);
451 r1 = *(vuip)(work + (4 << 5));
464 *(vuip) ((add
522 #undef vuip macro
[all...]
H A Dcore_lca.h219 #define vuip volatile unsigned int * macro
233 *(vuip) ((addr << 5) + LCA_IO + 0x00) = w;
248 *(vuip) ((addr << 5) + LCA_IO + 0x08) = w;
254 return *(vuip) ((addr << 5) + LCA_IO + 0x18);
259 *(vuip) ((addr << 5) + LCA_IO + 0x18) = b;
299 return (*(vuip)addr) & 0xffffffff;
319 *(vuip) ((addr << 5) + LCA_SPARSE_MEM + 0x00) = w;
334 *(vuip) ((addr << 5) + LCA_SPARSE_MEM + 0x08) = w;
339 *(vuip)addr = b;
365 #undef vuip macro
[all...]
H A Dcore_irongate.h190 #define vuip volatile unsigned int * macro
217 return *(vuip)(addr + IRONGATE_IO);
222 *(vuip)(addr + IRONGATE_IO) = b;
242 return (*(vuip)addr) & 0xffffffff;
262 *(vuip)addr = b;
280 #undef vuip macro
H A Dcore_polaris.h68 #define vuip volatile unsigned int * macro
100 return *(vuip)(addr + POLARIS_DENSE_IO_BASE);
105 *(vuip)(addr + POLARIS_DENSE_IO_BASE) = b;
128 return (*(vuip)addr) & 0xffffffff;
148 *(vuip)addr = b;
175 #undef vuip macro
H A Dcore_apecs.h374 #define vuip volatile unsigned int * macro
388 *(vuip) ((addr << 5) + APECS_IO + 0x00) = w;
403 *(vuip) ((addr << 5) + APECS_IO + 0x08) = w;
409 return *(vuip) ((addr << 5) + APECS_IO + 0x18);
414 *(vuip) ((addr << 5) + APECS_IO + 0x18) = b;
454 return (*(vuip)addr) & 0xffffffff;
472 *(vuip) ((addr << 5) + APECS_SPARSE_MEM + 0x00) = b * 0x01010101;
485 *(vuip) ((addr << 5) + APECS_SPARSE_MEM + 0x08) = b * 0x00010001;
490 *(vuip)addr = b;
516 #undef vuip macro
[all...]
H A Dcore_mcpcia.h217 #define vuip volatile unsigned int * macro
246 *(vuip) ((addr << 5) + hose + 0x00) = w;
271 *(vuip) ((addr << 5) + hose + 0x08) = w;
283 return *(vuip) ((addr << 5) + hose + 0x18);
294 *(vuip) ((addr << 5) + hose + 0x18) = b;
401 *(vuip) ((addr << 5) + hose + 0x00) = w;
419 *(vuip) ((addr << 5) + hose + 0x08) = w;
424 return (*(vuip)addr) & 0xffffffff;
434 *(vuip)addr = b;
445 #undef vuip macro
[all...]
H A Dcore_cia.h307 #define vuip volatile unsigned int * macro
320 *(vuip) ((addr << 5) + CIA_IO + 0x00) = w;
334 *(vuip) ((addr << 5) + CIA_IO + 0x08) = w;
340 return *(vuip) ((addr << 5) + CIA_IO + 0x18);
345 *(vuip) ((addr << 5) + CIA_IO + 0x18) = b;
378 return *(vuip)(addr+CIA_BW_IO);
383 *(vuip)(addr+CIA_BW_IO) = b;
444 *(vuip) ((addr << 5) + CIA_SPARSE_MEM + 0x00) = w;
453 *(vuip) ((addr << 5) + CIA_SPARSE_MEM + 0x08) = w;
458 return *(vuip)add
547 #undef vuip macro
[all...]
H A Dcore_titan.h378 #define vuip volatile unsigned int * macro
415 return *(vuip)addr;
421 *(vuip)addr = b;
458 return (*(vuip)addr) & 0xffffffff;
478 *(vuip)addr = b;
488 #undef vuip macro
H A Dcore_tsunami.h303 #define vuip volatile unsigned int * macro
340 return *(vuip)addr;
346 *(vuip)addr = b;
383 return *(vuip)addr;
403 *(vuip)addr = b;
413 #undef vuip macro
H A Dcore_wildfire.h278 #define vuip volatile unsigned int * macro
315 return *(vuip)addr;
321 *(vuip)addr = b;
358 return (*(vuip)addr) & 0xffffffff;
378 *(vuip)addr = b;
388 #undef vuip macro
/asus-wl-520gu-7.0.1.45/src/linux/linux/include/asm-alpha/
H A Djensen.h102 #define vuip volatile unsigned int * macro
118 return 0xff & *(vuip)((addr << 9) + EISA_VL82C106);
123 *(vuip)((addr << 9) + EISA_VL82C106) = b;
139 *(vuip)((addr << 7) + EISA_IO + 0x00) = b * 0x01010101;
185 return *(vuip) ((addr << 7) + EISA_IO + 0x60);
191 *(vuip) ((addr << 7) + EISA_IO + 0x20) = b * 0x00010001;
198 *(vuip) ((addr << 7) + EISA_IO + 0x60) = b;
232 return *(vuip) ((addr << 7) + EISA_MEM + 0x60);
242 r0 = *(vuip) (addr);
243 r1 = *(vuip) (add
293 #undef vuip macro
[all...]
H A Dcore_t2.h330 #define vuip volatile unsigned int * macro
343 *(vuip) ((addr << 5) + T2_IO + 0x00) = w;
358 *(vuip) ((addr << 5) + T2_IO + 0x08) = w;
364 return *(vuip) ((addr << 5) + T2_IO + 0x18);
369 *(vuip) ((addr << 5) + T2_IO + 0x18) = b;
425 result = *(vuip) ((addr << 5) + T2_SPARSE_MEM + 0x08);
438 return *(vuip) ((addr << 5) + T2_SPARSE_MEM + 0x18);
450 r0 = *(vuip)(work);
451 r1 = *(vuip)(work + (4 << 5));
464 *(vuip) ((add
522 #undef vuip macro
[all...]
H A Dcore_lca.h219 #define vuip volatile unsigned int * macro
233 *(vuip) ((addr << 5) + LCA_IO + 0x00) = w;
248 *(vuip) ((addr << 5) + LCA_IO + 0x08) = w;
254 return *(vuip) ((addr << 5) + LCA_IO + 0x18);
259 *(vuip) ((addr << 5) + LCA_IO + 0x18) = b;
299 return (*(vuip)addr) & 0xffffffff;
319 *(vuip) ((addr << 5) + LCA_SPARSE_MEM + 0x00) = w;
334 *(vuip) ((addr << 5) + LCA_SPARSE_MEM + 0x08) = w;
339 *(vuip)addr = b;
365 #undef vuip macro
[all...]
H A Dcore_irongate.h190 #define vuip volatile unsigned int * macro
217 return *(vuip)(addr + IRONGATE_IO);
222 *(vuip)(addr + IRONGATE_IO) = b;
242 return (*(vuip)addr) & 0xffffffff;
262 *(vuip)addr = b;
280 #undef vuip macro
H A Dcore_polaris.h68 #define vuip volatile unsigned int * macro
100 return *(vuip)(addr + POLARIS_DENSE_IO_BASE);
105 *(vuip)(addr + POLARIS_DENSE_IO_BASE) = b;
128 return (*(vuip)addr) & 0xffffffff;
148 *(vuip)addr = b;
175 #undef vuip macro
H A Dcore_apecs.h374 #define vuip volatile unsigned int * macro
388 *(vuip) ((addr << 5) + APECS_IO + 0x00) = w;
403 *(vuip) ((addr << 5) + APECS_IO + 0x08) = w;
409 return *(vuip) ((addr << 5) + APECS_IO + 0x18);
414 *(vuip) ((addr << 5) + APECS_IO + 0x18) = b;
454 return (*(vuip)addr) & 0xffffffff;
472 *(vuip) ((addr << 5) + APECS_SPARSE_MEM + 0x00) = b * 0x01010101;
485 *(vuip) ((addr << 5) + APECS_SPARSE_MEM + 0x08) = b * 0x00010001;
490 *(vuip)addr = b;
516 #undef vuip macro
[all...]
H A Dcore_mcpcia.h217 #define vuip volatile unsigned int * macro
246 *(vuip) ((addr << 5) + hose + 0x00) = w;
271 *(vuip) ((addr << 5) + hose + 0x08) = w;
283 return *(vuip) ((addr << 5) + hose + 0x18);
294 *(vuip) ((addr << 5) + hose + 0x18) = b;
401 *(vuip) ((addr << 5) + hose + 0x00) = w;
419 *(vuip) ((addr << 5) + hose + 0x08) = w;
424 return (*(vuip)addr) & 0xffffffff;
434 *(vuip)addr = b;
445 #undef vuip macro
[all...]
H A Dcore_cia.h307 #define vuip volatile unsigned int * macro
320 *(vuip) ((addr << 5) + CIA_IO + 0x00) = w;
334 *(vuip) ((addr << 5) + CIA_IO + 0x08) = w;
340 return *(vuip) ((addr << 5) + CIA_IO + 0x18);
345 *(vuip) ((addr << 5) + CIA_IO + 0x18) = b;
378 return *(vuip)(addr+CIA_BW_IO);
383 *(vuip)(addr+CIA_BW_IO) = b;
444 *(vuip) ((addr << 5) + CIA_SPARSE_MEM + 0x00) = w;
453 *(vuip) ((addr << 5) + CIA_SPARSE_MEM + 0x08) = w;
458 return *(vuip)add
547 #undef vuip macro
[all...]
H A Dcore_titan.h378 #define vuip volatile unsigned int * macro
415 return *(vuip)addr;
421 *(vuip)addr = b;
458 return (*(vuip)addr) & 0xffffffff;
478 *(vuip)addr = b;
488 #undef vuip macro

Completed in 198 milliseconds

12