Lines Matching refs:u8

79 	u8 rsvd1[19];		/* 0x00 - 0x12 */
80 u8 wcr; /* 0x13 */
83 u8 rsvd3[3]; /* 0x18 - 0x1A */
84 u8 cwsr; /* 0x1B */
85 u8 rsvd4[3]; /* 0x1C - 0x1E */
86 u8 scmisr; /* 0x1F */
88 u8 bcr; /* 0x24 */
89 u8 rsvd6[74]; /* 0x25 - 0x6F */
91 u8 rsvd7; /* 0x74 */
92 u8 cfier; /* 0x75 */
93 u8 cfloc; /* 0x76 */
94 u8 cfatr; /* 0x77 */
101 u8 en; /* 0x00 PWM Enable */
102 u8 pol; /* 0x01 Polarity */
103 u8 clk; /* 0x02 Clock Select */
104 u8 prclk; /* 0x03 Prescale Clock Select */
105 u8 cae; /* 0x04 Center Align Enable */
106 u8 ctl; /* 0x05 Ctrl */
107 u8 res1[2]; /* 0x06 - 0x07 */
108 u8 scla; /* 0x08 Scale A */
109 u8 sclb; /* 0x09 Scale B */
110 u8 res2[2]; /* 0x0A - 0x0B */
111 u8 cnt0; /* 0x0C Channel 0 Counter */
112 u8 cnt1; /* 0x0D Channel 1 Counter */
113 u8 cnt2; /* 0x0E Channel 2 Counter */
114 u8 cnt3; /* 0x0F Channel 3 Counter */
115 u8 cnt4; /* 0x10 Channel 4 Counter */
116 u8 cnt5; /* 0x11 Channel 5 Counter */
117 u8 cnt6; /* 0x12 Channel 6 Counter */
118 u8 cnt7; /* 0x13 Channel 7 Counter */
119 u8 per0; /* 0x14 Channel 0 Period */
120 u8 per1; /* 0x15 Channel 1 Period */
121 u8 per2; /* 0x16 Channel 2 Period */
122 u8 per3; /* 0x17 Channel 3 Period */
123 u8 per4; /* 0x18 Channel 4 Period */
124 u8 per5; /* 0x19 Channel 5 Period */
125 u8 per6; /* 0x1A Channel 6 Period */
126 u8 per7; /* 0x1B Channel 7 Period */
127 u8 dty0; /* 0x1C Channel 0 Duty */
128 u8 dty1; /* 0x1D Channel 1 Duty */
129 u8 dty2; /* 0x1E Channel 2 Duty */
130 u8 dty3; /* 0x1F Channel 3 Duty */
131 u8 dty4; /* 0x20 Channel 4 Duty */
132 u8 dty5; /* 0x21 Channel 5 Duty */
133 u8 dty6; /* 0x22 Channel 6 Duty */
134 u8 dty7; /* 0x23 Channel 7 Duty */
135 u8 sdn; /* 0x24 Shutdown */
136 u8 res3[3]; /* 0x25 - 0x27 */
141 u8 rcr;
142 u8 rsr;
163 u8 podr_fbctl; /* 0x00 */
164 u8 podr_be; /* 0x01 */
165 u8 podr_cs; /* 0x02 */
166 u8 podr_dspi; /* 0x03 */
167 u8 res01; /* 0x04 */
168 u8 podr_fec0; /* 0x05 */
169 u8 podr_feci2c; /* 0x06 */
170 u8 res02[2]; /* 0x07 - 0x08 */
171 u8 podr_simp1; /* 0x09 */
172 u8 podr_simp0; /* 0x0A */
173 u8 podr_timer; /* 0x0B */
174 u8 podr_uart; /* 0x0C */
175 u8 podr_debug; /* 0x0D */
176 u8 res03; /* 0x0E */
177 u8 podr_sdhc; /* 0x0F */
178 u8 podr_ssi; /* 0x10 */
179 u8 res04[3]; /* 0x11 - 0x13 */
182 u8 pddr_fbctl; /* 0x14 */
183 u8 pddr_be; /* 0x15 */
184 u8 pddr_cs; /* 0x16 */
185 u8 pddr_dspi; /* 0x17 */
186 u8 res05; /* 0x18 */
187 u8 pddr_fec0; /* 0x19 */
188 u8 pddr_feci2c; /* 0x1A */
189 u8 res06[2]; /* 0x1B - 0x1C */
190 u8 pddr_simp1; /* 0x1D */
191 u8 pddr_simp0; /* 0x1E */
192 u8 pddr_timer; /* 0x1F */
193 u8 pddr_uart; /* 0x20 */
194 u8 pddr_debug; /* 0x21 */
195 u8 res07; /* 0x22 */
196 u8 pddr_sdhc; /* 0x23 */
197 u8 pddr_ssi; /* 0x24 */
198 u8 res08[3]; /* 0x25 - 0x27 */
201 u8 ppdr_fbctl; /* 0x28 */
202 u8 ppdr_be; /* 0x29 */
203 u8 ppdr_cs; /* 0x2A */
204 u8 ppdr_dspi; /* 0x2B */
205 u8 res09; /* 0x2C */
206 u8 ppdr_fec0; /* 0x2D */
207 u8 ppdr_feci2c; /* 0x2E */
208 u8 res10[2]; /* 0x2F - 0x30 */
209 u8 ppdr_simp1; /* 0x31 */
210 u8 ppdr_simp0; /* 0x32 */
211 u8 ppdr_timer; /* 0x33 */
212 u8 ppdr_uart; /* 0x34 */
213 u8 ppdr_debug; /* 0x35 */
214 u8 res11; /* 0x36 */
215 u8 ppdr_sdhc; /* 0x37 */
216 u8 ppdr_ssi; /* 0x38 */
217 u8 res12[3]; /* 0x39 - 0x3B */
220 u8 pclrr_fbctl; /* 0x3C */
221 u8 pclrr_be; /* 0x3D */
222 u8 pclrr_cs; /* 0x3E */
223 u8 pclrr_dspi; /* 0x3F */
224 u8 res13; /* 0x40 */
225 u8 pclrr_fec0; /* 0x41 */
226 u8 pclrr_feci2c; /* 0x42 */
227 u8 res14[2]; /* 0x43 - 0x44 */
228 u8 pclrr_simp1; /* 0x45 */
229 u8 pclrr_simp0; /* 0x46 */
230 u8 pclrr_timer; /* 0x47 */
231 u8 pclrr_uart; /* 0x48 */
232 u8 pclrr_debug; /* 0x49 */
233 u8 res15; /* 0x4A */
234 u8 pclrr_sdhc; /* 0x4B */
235 u8 pclrr_ssi; /* 0x4C */
236 u8 res16[3]; /* 0x4D - 0x4F */
239 u8 par_fbctl; /* 0x50 */
240 u8 par_be; /* 0x51 */
241 u8 par_cs; /* 0x52 */
242 u8 res17; /* 0x53 */
243 u8 par_dspih; /* 0x54 */
244 u8 par_dspil; /* 0x55 */
245 u8 par_fec; /* 0x56 */
246 u8 par_feci2c; /* 0x57 */
247 u8 par_irq0h; /* 0x58 */
248 u8 par_irq0l; /* 0x59 */
249 u8 par_irq1h; /* 0x5A */
250 u8 par_irq1l; /* 0x5B */
251 u8 par_simp1h; /* 0x5C */
252 u8 par_simp1l; /* 0x5D */
253 u8 par_simp0; /* 0x5E */
254 u8 par_timer; /* 0x5F */
255 u8 par_uart; /* 0x60 */
256 u8 res18; /* 0x61 */
257 u8 par_debug; /* 0x62 */
258 u8 par_sdhc; /* 0x63 */
259 u8 par_ssih; /* 0x64 */
260 u8 par_ssil; /* 0x65 */
261 u8 res19[2]; /* 0x66 - 0x67 */
265 u8 mscr_mscr1; /* 0x68 */
266 u8 mscr_mscr2; /* 0x69 */
267 u8 mscr_mscr3; /* 0x6A */
268 u8 mscr_mscr45; /* 0x6B */
269 u8 srcr_dspi; /* 0x6C */
270 u8 dscr_fec; /* 0x6D */
271 u8 srcr_i2c; /* 0x6E */
272 u8 srcr_irq; /* 0x6F */
274 u8 srcr_sim; /* 0x70 */
275 u8 srcr_timer; /* 0x71 */
276 u8 srcr_uart; /* 0x72 */
277 u8 res20; /* 0x73 */
278 u8 srcr_sdhc; /* 0x74 */
279 u8 srcr_ssi; /* 0x75 */
280 u8 res21[2]; /* 0x76 - 0x77 */
281 u8 pcr_pcrh; /* 0x78 */
282 u8 pcr_pcrl; /* 0x79 */