• Home
  • History
  • Annotate
  • Raw
  • Download
  • only in /netgear-WNDR4500v2-V1.0.0.60_1.0.38/src/linux/linux-2.6/include/asm-ppc/

Lines Matching refs:u32

30 extern u32     gt64260_base;
31 extern u32 gt64260_irq_base; /* We handle the next 96 IRQs from here */
32 extern u32 gt64260_revision;
124 u32 mem_size;
126 u32 pci_0_io_start_proc;
127 u32 pci_0_io_start_pci;
128 u32 pci_0_io_size;
129 u32 pci_0_io_swap;
131 u32 pci_0_mem_start_proc;
132 u32 pci_0_mem_start_pci_hi;
133 u32 pci_0_mem_start_pci_lo;
134 u32 pci_0_mem_size;
135 u32 pci_0_mem_swap;
137 u32 pci_1_io_start_proc;
138 u32 pci_1_io_start_pci;
139 u32 pci_1_io_size;
140 u32 pci_1_io_swap;
142 u32 pci_1_mem_start_proc;
143 u32 pci_1_mem_start_pci_hi;
144 u32 pci_1_mem_start_pci_lo;
145 u32 pci_1_mem_size;
146 u32 pci_1_mem_swap;
210 int gt64260_find_bridges(u32 phys_base_addr, gt64260_bridge_info_t *info,
213 int gt64260_cpu_scs_set_window(u32 window,
214 u32 base_addr,
215 u32 size);
216 int gt64260_cpu_cs_set_window(u32 window,
217 u32 base_addr,
218 u32 size);
219 int gt64260_cpu_boot_set_window(u32 base_addr,
220 u32 size);
221 int gt64260_cpu_set_pci_io_window(u32 pci_bus,
222 u32 cpu_base_addr,
223 u32 pci_base_addr,
224 u32 size,
225 u32 swap);
226 int gt64260_cpu_set_pci_mem_window(u32 pci_bus,
227 u32 window,
228 u32 cpu_base_addr,
229 u32 pci_base_addr_hi,
230 u32 pci_base_addr_lo,
231 u32 size,
232 u32 swap_64bit);
233 int gt64260_cpu_prot_set_window(u32 window,
234 u32 base_addr,
235 u32 size,
236 u32 access_bits);
237 int gt64260_cpu_snoop_set_window(u32 window,
238 u32 base_addr,
239 u32 size,
240 u32 snoop_type);
242 int gt64260_pci_bar_enable(u32 pci_bus, u32 enable_bits);
244 u32 window,
245 u32 pci_base_addr,
246 u32 cpu_base_addr,
247 u32 size);
249 u32 window,
250 u32 pci_base_addr,
251 u32 cpu_base_addr,
252 u32 size);
254 u32 pci_base_addr,
255 u32 cpu_base_addr,
256 u32 size);
258 u32 window,
259 u32 pci_base_addr,
260 u32 other_bus_base_addr,
261 u32 size);
263 u32 pci_base_addr,
264 u32 other_bus_base_addr,
265 u32 size);
267 u32 window,
268 u32 pci_base_addr_hi,
269 u32 pci_base_addr_lo,
270 u32 cpu_base_addr,
271 u32 size);
273 u32 window,
274 u32 pci_base_addr_hi,
275 u32 pci_base_addr_lo,
276 u32 cpu_base_addr,
277 u32 size);
279 u32 pci_base_addr_hi,
280 u32 pci_base_addr_lo,
281 u32 cpu_base_addr,
282 u32 size);
284 u32 window,
285 u32 pci_base_addr_hi,
286 u32 pci_base_addr_lo,
287 u32 other_bus_base_addr,
288 u32 size);
289 int gt64260_pci_acc_cntl_set_window(u32 pci_bus,
290 u32 window,
291 u32 base_addr_hi,
292 u32 base_addr_lo,
293 u32 size,
294 u32 features);
295 int gt64260_pci_snoop_set_window(u32 pci_bus,
296 u32 window,
297 u32 base_addr_hi,
298 u32 base_addr_lo,
299 u32 size,
300 u32 snoop_type);
301 int gt64260_set_base(u32 new_base);
302 int gt64260_get_base(u32 *base);