Lines Matching refs:si_pmu_regcontrol
145 si_pmu_regcontrol(si_t *sih, uint reg, uint32 mask, uint32 val)
723 si_pmu_regcontrol(sih, addr2, mask2 >> rshift2, (voltage & mask2) >> rshift2);
4214 si_pmu_regcontrol(sih, 6, VREG6_4350_SR_EXT_CLKEN_MASK,
4218 si_pmu_regcontrol(sih, 6, VREG6_4350_SR_EXT_CLKEN_MASK,
8011 si_pmu_regcontrol(sih, CHIPCTRLREG2, PMU43602_CC2_XTAL32_SEL,
8038 si_pmu_regcontrol(sih, CHIPCTRLREG2, PMU43602_CC2_FORCE_EXT_LPO,
8062 si_pmu_regcontrol(sih, CHIPCTRLREG2,
8233 si_pmu_regcontrol(sih, 0, ~0, 1);
8411 si_pmu_regcontrol(sih, 2, 0x400000, 0x400000);
8440 si_pmu_regcontrol(sih, PMU_VREG0_ADDR, (1 << PMU_VREG0_DISABLE_PULLD_BT_SHIFT) |
8475 si_pmu_regcontrol(sih, 0, 0x2, 0x2);