Lines Matching refs:ddr_clock_pll_table
63 static struct ddr_clk ddr_clock_pll_table[] = {
128 for (idx = 0; ddr_clock_pll_table[idx].clk != 0; idx++) {
129 if ((control1 == ddr_clock_pll_table[idx].pll_ctrl_1) &&
130 (control2 == ddr_clock_pll_table[idx].pll_ctrl_2)) {
131 val = ddr_clock_pll_table[idx].clk;
185 for (idx = 0; ddr_clock_pll_table[idx].clk != 0; idx++) {
186 if ((ddr_clock_pll_table[idx].type_flag & ddr_flag) == 0 ||
187 (ddr_clock_pll_table[idx].flag & platform_flag) == 0) {
188 ddr_clock_pll_table[idx].clk = 0;
196 for (idx = 0; ddr_clock_pll_table[idx].clk != 0; idx ++) {
197 if (ddrclock == ddr_clock_pll_table[idx].clk)
200 if (ddr_clock_pll_table[idx].clk != 0) {
268 for (idx = 0; ddr_clock_pll_table[idx].clk != 0; idx++) {
269 if (ddr_clock_pll_table[idx].clk == ddrclock)
272 if (ddr_clock_pll_table[idx].clk == 0)
282 val |= (ddr_clock_pll_table[idx].pll_ctrl_1 & 0x0ff00000);
287 val |= (ddr_clock_pll_table[idx].pll_ctrl_2 & 0xffffff00);