Lines Matching refs:rcreg
211 u32 rcreg; /* cached read control register value */
595 rme96->rcreg = readl(rme96->iobase + RME96_IO_CONTROL_REGISTER);
596 if (rme96->rcreg & RME96_RCR_LOCK) {
599 if (rme96->rcreg & RME96_RCR_T_OUT) {
605 if (rme96->rcreg & RME96_RCR_VERF) {
610 n = ((rme96->rcreg >> RME96_RCR_BITPOS_F0) & 1) +
611 (((rme96->rcreg >> RME96_RCR_BITPOS_F1) & 1) << 1) +
612 (((rme96->rcreg >> RME96_RCR_BITPOS_F2) & 1) << 2);
616 if (rme96->rcreg & RME96_RCR_T_OUT) {
1079 rme96->rcreg = readl(rme96->iobase + RME96_IO_CONTROL_REGISTER);
1080 if (rme96->rcreg & RME96_RCR_IRQ) {
1090 rme96->rcreg = readl(rme96->iobase + RME96_IO_CONTROL_REGISTER);
1091 if (rme96->rcreg & RME96_RCR_IRQ_2) {
1104 rme96->rcreg = readl(rme96->iobase + RME96_IO_CONTROL_REGISTER);
1106 if (!((rme96->rcreg & RME96_RCR_IRQ) ||
1107 (rme96->rcreg & RME96_RCR_IRQ_2)))
1112 if (rme96->rcreg & RME96_RCR_IRQ) {
1117 if (rme96->rcreg & RME96_RCR_IRQ_2) {
1666 rme96->rcreg = readl(rme96->iobase + RME96_IO_CONTROL_REGISTER);