• Home
  • History
  • Annotate
  • Raw
  • Download
  • only in /netgear-R7000-V1.0.7.12_1.2.5/components/opensource/linux/linux-2.6.36/drivers/telephony/

Lines Matching refs:XILINXbase

507 	j->pccr1.byte = inb_p(j->XILINXbase + 3);
634 outw_p(j->psccr.byte << 8, j->XILINXbase + 0x00);
636 j->pslic.byte = inw_p(j->XILINXbase + 0x00) & 0xFF;
645 j->pld_slicr.byte = inb_p(j->XILINXbase + 0x01);
693 outw_p(j->psccr.byte << 8 | j->pslic.byte, j->XILINXbase + 0x00);
704 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
712 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
720 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
729 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
737 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
745 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
754 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
763 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
875 j->pld_scrr.byte = inb_p(j->XILINXbase);
1113 outb_p(j->pld_scrw.byte, j->XILINXbase);
1520 outb(j->pld_scrw.byte, j->XILINXbase);
1559 outb(j->pld_slicw.byte, j->XILINXbase + 0x01);
1568 outb(j->pld_scrw.byte, j->XILINXbase);
1570 outb(j->pld_clock.byte, j->XILINXbase + 0x04);
1573 outb(j->pld_slicw.byte, j->XILINXbase + 0x01);
1600 outb(j->pld_slicw.byte, j->XILINXbase + 0x01);
1617 outb(j->pld_slicw.byte, j->XILINXbase + 0x01);
1626 outb(j->pld_scrw.byte, j->XILINXbase);
1628 outb(j->pld_clock.byte, j->XILINXbase + 0x04);
1631 outb(j->pld_slicw.byte, j->XILINXbase + 0x01);
1673 outb(j->pld_slicw.byte, j->XILINXbase + 0x01);
1682 outb(j->pld_slicw.byte, j->XILINXbase + 0x01);
1729 outb(j->siadc.byte, j->XILINXbase + 0x00);
1730 outb(j->psccr.byte, j->XILINXbase + 0x01);
1754 outb(j->sidac.byte, j->XILINXbase + 0x00);
1755 outb(j->psccr.byte, j->XILINXbase + 0x01);
1765 j->pccr1.byte = inb_p(j->XILINXbase + 0x03);
1767 j->pccr2.byte = inb_p(j->XILINXbase + 0x02);
1776 outw_p(j->psccr.byte << 8, j->XILINXbase + 0x00);
1778 j->pslic.byte = inw_p(j->XILINXbase + 0x00) & 0xFF;
1782 outw_p(j->psccr.byte << 8 | j->pslic.byte, j->XILINXbase + 0x00);
1798 outb(j->pccr2.byte, j->XILINXbase + 0x02);
1813 outb_p(j->pccr2.byte, j->XILINXbase + 0x02);
1821 outb_p(j->psccr.byte, j->XILINXbase + 0x01);
1825 j->flags.pcmciasct = (inw_p(j->XILINXbase + 0x00) >> 8) & 0x03; /* Get Cable Type */
1833 outb_p(j->pccr2.byte, j->XILINXbase + 0x02);
1846 outb(j->sic1.byte, j->XILINXbase + 0x00);
1847 outb(j->psccr.byte, j->XILINXbase + 0x01);
1858 outb(j->sic2.byte, j->XILINXbase + 0x00);
1859 outb(j->psccr.byte, j->XILINXbase + 0x01);
1865 outb(0x00, j->XILINXbase + 0x00); /* PLL Divide N1 */
1866 outb(j->psccr.byte, j->XILINXbase + 0x01);
1872 outb(0x09, j->XILINXbase + 0x00); /* PLL Multiply M1 */
1873 outb(j->psccr.byte, j->XILINXbase + 0x01);
1885 outb(j->sirxg.byte, j->XILINXbase + 0x00);
1886 outb(j->psccr.byte, j->XILINXbase + 0x01);
1896 outb(j->siaatt.byte, j->XILINXbase + 0x00);
1897 outb(j->psccr.byte, j->XILINXbase + 0x01);
1905 outw_p(j->psccr.byte << 8 | j->pslic.byte, j->XILINXbase + 0x00);
1957 j->pld_scrr.byte = inb_p(j->XILINXbase);
2136 outw_p(j->psccr.byte << 8 | j->pslic.byte, j->XILINXbase + 0x00);
4638 j->pld_scrr.byte = inb_p(j->XILINXbase);
4642 j->pld_scrr.byte = inb_p(j->XILINXbase);
4658 j->pld_scrr.byte = inb_p(j->XILINXbase);
4662 j->pld_scrr.byte = inb_p(j->XILINXbase);
4705 outb_p(j->pld_scrw.byte, j->XILINXbase);
4751 outb_p(bytes.high & 0x1F, j->XILINXbase + 0x03); /* Load Mixer Address */
4753 outb_p(bytes.low, j->XILINXbase + 0x02); /* Load Mixer Data */
4764 outb_p(p_bytes->high, j->XILINXbase + 0x03);
4765 outb_p(p_bytes->low, j->XILINXbase + 0x02);
4828 outb_p(bytes.high, j->XILINXbase + 0x03);
4829 outb_p(bytes.low, j->XILINXbase + 0x02);
4834 bytes.high = inb_p(j->XILINXbase + 0x03);
4835 bytes.low = inb_p(j->XILINXbase + 0x02);
4846 bytes.high = inb_p(j->XILINXbase + 0x03);
4847 bytes.low = inb_p(j->XILINXbase + 0x02);
4880 outb_p(bytes.high, j->XILINXbase + 0x03);
4881 outb_p(bytes.low, j->XILINXbase + 0x02);
4886 bytes.high = inb_p(j->XILINXbase + 0x03);
4887 bytes.low = inb_p(j->XILINXbase + 0x02);
4898 wdata.word = inw_p(j->XILINXbase + 0x02);
4938 outb_p(bytes.high, j->XILINXbase + 0x03);
4939 outb_p(bytes.low, j->XILINXbase + 0x02);
4949 outb_p(bytes.high, j->XILINXbase + 0x03);
4952 outb_p(bytes.low, j->XILINXbase + 0x02);
4984 outb_p(bytes.high, j->XILINXbase + 0x03);
4985 outb_p(bytes.low, j->XILINXbase + 0x02);
4993 bytes.high = inb_p(j->XILINXbase + 0x03);
4994 bytes.low = inb_p(j->XILINXbase + 0x02);
5002 outb_p(bytes.high, j->XILINXbase + 0x03);
5003 outb_p(bytes.low, j->XILINXbase + 0x02);
5011 CID[i + 0] = inb_p(j->XILINXbase + 0x03);
5012 CID[i + 1] = inb_p(j->XILINXbase + 0x02);
5070 outb_p(bytes.high, j->XILINXbase + 0x03);
5071 outb_p(bytes.low, j->XILINXbase + 0x02);
5076 bytes.high = inb_p(j->XILINXbase + 0x03);
5077 bytes.low = inb_p(j->XILINXbase + 0x02);
5089 bytes.high = inb_p(j->XILINXbase + 0x03);
5090 bytes.low = inb_p(j->XILINXbase + 0x02);
5124 outb_p(j->pld_scrw.byte, j->XILINXbase);
5126 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
5146 outb_p(j->pld_scrw.byte, j->XILINXbase);
5148 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
5157 outb_p(j->pld_scrw.byte, j->XILINXbase);
5159 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
5179 outb_p(j->pld_scrw.byte, j->XILINXbase);
5181 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
5198 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
5201 outb_p(j->pld_scrw.byte, j->XILINXbase);
5213 outb_p(j->pld_scrw.byte, j->XILINXbase);
5215 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
5240 outb_p(j->pld_scrw.byte, j->XILINXbase);
5714 j->pld_scrr.byte = inb_p(j->XILINXbase);
5718 outb_p(j->pld_scrw.byte, j->XILINXbase);
6695 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
6698 outb_p(j->pld_scrw.byte, j->XILINXbase);
6699 j->pld_slicr.byte = inb_p(j->XILINXbase + 0x01);
6709 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
6712 outb_p(j->pld_scrw.byte, j->XILINXbase);
6721 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
6728 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
6732 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
6795 bytes.high = bytes.low = inb_p(j->XILINXbase + 0x02);
6796 outb_p(bytes.low ^ 0xFF, j->XILINXbase + 0x02);
6798 bytes.low = inb_p(j->XILINXbase + 0x02);
6803 if (!request_region(j->XILINXbase, 4, "ixj control")) {
6804 printk(KERN_INFO "ixj: can't get I/O address 0x%x\n", j->XILINXbase);
6808 outb_p(j->pld_slicw.byte, j->XILINXbase);
6812 if (!request_region(j->XILINXbase, 8, "ixj control")) {
6813 printk(KERN_INFO "ixj: can't get I/O address 0x%x\n", j->XILINXbase);
6819 request_region(j->XILINXbase, 4, "ixj control");
6821 outb_p(j->pld_slicw.byte, j->XILINXbase);
6836 if (!request_region(j->XILINXbase, 8, "ixj control")) {
6837 printk(KERN_INFO "ixj: can't get I/O address 0x%x\n", j->XILINXbase);
6843 if (!request_region(j->XILINXbase, 4, "ixj control")) {
6844 printk(KERN_INFO "ixj: can't get I/O address 0x%x\n", j->XILINXbase);
6848 outb_p(j->pld_slicw.byte, j->XILINXbase);
6883 outb_p(j->pld_clock.byte, j->XILINXbase + 0x04);
6938 outb_p(j->pld_scrw.byte, j->XILINXbase);
6941 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
7108 j->XILINXbase = xilinx;
7136 len += sprintf(buf + len, "\nXILINX Base Address 0x%4.4x", j->XILINXbase);
7434 outb_p(j->pld_scrw.byte, j->XILINXbase);
7438 outb_p(j->pld_slicw.byte, j->XILINXbase + 0x01);
7442 release_region(j->XILINXbase, 8);
7446 release_region(j->XILINXbase, 4);
7626 j->XILINXbase = pnp_port_start(dev, 1); /* get real port */
7681 j->XILINXbase = xio[i];
7712 j->XILINXbase = j->DSPbase + 0x10;