Lines Matching refs:sscr
388 writel(SSCR_RESET, &port->ip_serial_regs->sscr);
406 writel(0, &port->ip_serial_regs->sscr);
464 writel(port->ip_sscr, &port->ip_serial_regs->sscr);
499 &port->ip_serial_regs->sscr);
500 while ((readl(&port->ip_serial_regs->sscr)
527 /* Plug in the new sscr. This implicitly clears the DMA_PAUSE
530 writel(port->ip_sscr, &port->ip_serial_regs->sscr);
562 writel(port->ip_sscr, &port->ip_serial_regs->sscr);
618 &port->ip_serial_regs->sscr);
619 while ((readl(&port->ip_serial_regs->sscr)
650 writel(port->ip_sscr, &port->ip_serial_regs->sscr);
731 writel(port->ip_sscr, &port->ip_serial_regs->sscr);
809 writel(port->ip_sscr, &port->ip_serial_regs->sscr);
833 &port->ip_serial_regs->sscr);
834 while ((readl(&port->ip_serial_regs->sscr)
852 writel(port->ip_sscr, &port->ip_serial_regs->sscr);
1020 writel(port->ip_sscr, &port->ip_serial_regs->sscr);
1170 &port->ip_serial_regs->sscr);
1182 while (readl(&port->ip_serial_regs->sscr) &
1197 writel(port->ip_sscr, &port->ip_serial_regs->sscr);
1599 &port->ip_serial_regs->sscr);