• Home
  • History
  • Annotate
  • Raw
  • Download
  • only in /netgear-R7000-V1.0.7.12_1.2.5/components/opensource/linux/linux-2.6.36/arch/powerpc/xmon/

Lines Matching refs:PPC64

1889 #define PPC64   PPC_OPCODE_64 | PPC_OPCODE_PPC
1940 { "tdlgti", OPTO(2,TOLGT), OPTO_MASK, PPC64, { RA, SI } },
1941 { "tdllti", OPTO(2,TOLLT), OPTO_MASK, PPC64, { RA, SI } },
1942 { "tdeqi", OPTO(2,TOEQ), OPTO_MASK, PPC64, { RA, SI } },
1943 { "tdlgei", OPTO(2,TOLGE), OPTO_MASK, PPC64, { RA, SI } },
1944 { "tdlnli", OPTO(2,TOLNL), OPTO_MASK, PPC64, { RA, SI } },
1945 { "tdllei", OPTO(2,TOLLE), OPTO_MASK, PPC64, { RA, SI } },
1946 { "tdlngi", OPTO(2,TOLNG), OPTO_MASK, PPC64, { RA, SI } },
1947 { "tdgti", OPTO(2,TOGT), OPTO_MASK, PPC64, { RA, SI } },
1948 { "tdgei", OPTO(2,TOGE), OPTO_MASK, PPC64, { RA, SI } },
1949 { "tdnli", OPTO(2,TONL), OPTO_MASK, PPC64, { RA, SI } },
1950 { "tdlti", OPTO(2,TOLT), OPTO_MASK, PPC64, { RA, SI } },
1951 { "tdlei", OPTO(2,TOLE), OPTO_MASK, PPC64, { RA, SI } },
1952 { "tdngi", OPTO(2,TONG), OPTO_MASK, PPC64, { RA, SI } },
1953 { "tdnei", OPTO(2,TONE), OPTO_MASK, PPC64, { RA, SI } },
1954 { "tdi", OP(2), OP_MASK, PPC64, { TO, RA, SI } },
2526 { "cmpldi", OPL(10,1), OPL_MASK, PPC64, { OBF, RA, UI } },
2531 { "cmpdi", OPL(11,1), OPL_MASK, PPC64, { OBF, RA, SI } },
3057 { "rfid", XL(19,18), 0xffffffff, PPC64, { 0 } },
3299 { "rotldi", MD(30,0,0), MDMB_MASK, PPC64, { RA, RS, SH6 } },
3300 { "clrldi", MD(30,0,0), MDSH_MASK, PPC64, { RA, RS, MB6 } },
3301 { "rldicl", MD(30,0,0), MD_MASK, PPC64, { RA, RS, SH6, MB6 } },
3302 { "rotldi.", MD(30,0,1), MDMB_MASK, PPC64, { RA, RS, SH6 } },
3303 { "clrldi.", MD(30,0,1), MDSH_MASK, PPC64, { RA, RS, MB6 } },
3304 { "rldicl.", MD(30,0,1), MD_MASK, PPC64, { RA, RS, SH6, MB6 } },
3306 { "rldicr", MD(30,1,0), MD_MASK, PPC64, { RA, RS, SH6, ME6 } },
3307 { "rldicr.", MD(30,1,1), MD_MASK, PPC64, { RA, RS, SH6, ME6 } },
3309 { "rldic", MD(30,2,0), MD_MASK, PPC64, { RA, RS, SH6, MB6 } },
3310 { "rldic.", MD(30,2,1), MD_MASK, PPC64, { RA, RS, SH6, MB6 } },
3312 { "rldimi", MD(30,3,0), MD_MASK, PPC64, { RA, RS, SH6, MB6 } },
3313 { "rldimi.", MD(30,3,1), MD_MASK, PPC64, { RA, RS, SH6, MB6 } },
3315 { "rotld", MDS(30,8,0), MDSMB_MASK, PPC64, { RA, RS, RB } },
3316 { "rldcl", MDS(30,8,0), MDS_MASK, PPC64, { RA, RS, RB, MB6 } },
3317 { "rotld.", MDS(30,8,1), MDSMB_MASK, PPC64, { RA, RS, RB } },
3318 { "rldcl.", MDS(30,8,1), MDS_MASK, PPC64, { RA, RS, RB, MB6 } },
3320 { "rldcr", MDS(30,9,0), MDS_MASK, PPC64, { RA, RS, RB, ME6 } },
3321 { "rldcr.", MDS(30,9,1), MDS_MASK, PPC64, { RA, RS, RB, ME6 } },
3324 { "cmpd", XOPL(31,0,1), XCMPL_MASK, PPC64, { OBF, RA, RB } },
3373 { "mulhdu", XO(31,9,0,0), XO_MASK, PPC64, { RT, RA, RB } },
3374 { "mulhdu.", XO(31,9,0,1), XO_MASK, PPC64, { RT, RA, RB } },
3399 { "ldx", X(31,21), X_MASK, PPC64, { RT, RA0, RB } },
3417 { "sld", XRC(31,27,0), X_MASK, PPC64, { RA, RS, RB } },
3418 { "sld.", XRC(31,27,1), X_MASK, PPC64, { RA, RS, RB } },
3431 { "cmpld", XOPL(31,32,1), XCMPL_MASK, PPC64, { OBF, RA, RB } },
3444 { "ldux", X(31,53), X_MASK, PPC64, { RT, RAL, RB } },
3455 { "cntlzd", XRC(31,58,0), XRB_MASK, PPC64, { RA, RS } },
3456 { "cntlzd.", XRC(31,58,1), XRB_MASK, PPC64, { RA, RS } },
3461 { "tdlgt", XTO(31,68,TOLGT), XTO_MASK, PPC64, { RA, RB } },
3462 { "tdllt", XTO(31,68,TOLLT), XTO_MASK, PPC64, { RA, RB } },
3463 { "tdeq", XTO(31,68,TOEQ), XTO_MASK, PPC64, { RA, RB } },
3464 { "tdlge", XTO(31,68,TOLGE), XTO_MASK, PPC64, { RA, RB } },
3465 { "tdlnl", XTO(31,68,TOLNL), XTO_MASK, PPC64, { RA, RB } },
3466 { "tdlle", XTO(31,68,TOLLE), XTO_MASK, PPC64, { RA, RB } },
3467 { "tdlng", XTO(31,68,TOLNG), XTO_MASK, PPC64, { RA, RB } },
3468 { "tdgt", XTO(31,68,TOGT), XTO_MASK, PPC64, { RA, RB } },
3469 { "tdge", XTO(31,68,TOGE), XTO_MASK, PPC64, { RA, RB } },
3470 { "tdnl", XTO(31,68,TONL), XTO_MASK, PPC64, { RA, RB } },
3471 { "tdlt", XTO(31,68,TOLT), XTO_MASK, PPC64, { RA, RB } },
3472 { "tdle", XTO(31,68,TOLE), XTO_MASK, PPC64, { RA, RB } },
3473 { "tdng", XTO(31,68,TONG), XTO_MASK, PPC64, { RA, RB } },
3474 { "tdne", XTO(31,68,TONE), XTO_MASK, PPC64, { RA, RB } },
3475 { "td", X(31,68), X_MASK, PPC64, { TO, RA, RB } },
3477 { "mulhd", XO(31,73,0,0), XO_MASK, PPC64, { RT, RA, RB } },
3478 { "mulhd.", XO(31,73,0,1), XO_MASK, PPC64, { RT, RA, RB } },
3486 { "mtsrd", X(31,82), XRB_MASK|(1<<20), PPC64, { SR, RS } },
3490 { "ldarx", X(31,84), XEH_MASK, PPC64, { RT, RA0, RB, EH } },
3511 { "mtsrdin", X(31,114), XRA_MASK, PPC64, { RS, RB } },
3558 { "stdx", X(31,149), X_MASK, PPC64, { RS, RA0, RB } },
3582 { "mtmsrd", X(31,178), XRLARB_MASK, PPC64, { RS, MTMSRD_L } },
3584 { "stdux", X(31,181), X_MASK, PPC64, { RS, RAS, RB } },
3616 { "stdcx.", XRC(31,214,1), X_MASK, PPC64, { RS, RA0, RB } },
3639 { "mulld", XO(31,233,0,0), XO_MASK, PPC64, { RT, RA, RB } },
3640 { "mulld.", XO(31,233,0,1), XO_MASK, PPC64, { RT, RA, RB } },
3641 { "mulldo", XO(31,233,1,0), XO_MASK, PPC64, { RT, RA, RB } },
3642 { "mulldo.", XO(31,233,1,1), XO_MASK, PPC64, { RT, RA, RB } },
3824 { "mfasr", XSPR(31,339,280), XSPR_MASK, PPC64, { RT } },
3955 { "lwax", X(31,341), X_MASK, PPC64, { RT, RA0, RB } },
3981 { "lwaux", X(31,373), X_MASK, PPC64, { RT, RAL, RB } },
3999 { "slbmte", X(31,402), XRA_MASK, PPC64, { RS, RB } },
4020 { "sradi", XS(31,413,0), XS_MASK, PPC64, { RA, RS, SH6 } },
4021 { "sradi.", XS(31,413,1), XS_MASK, PPC64, { RA, RS, SH6 } },
4025 { "slbie", X(31,434), XRTRA_MASK, PPC64, { RB } },
4077 { "divdu", XO(31,457,0,0), XO_MASK, PPC64, { RT, RA, RB } },
4078 { "divdu.", XO(31,457,0,1), XO_MASK, PPC64, { RT, RA, RB } },
4079 { "divduo", XO(31,457,1,0), XO_MASK, PPC64, { RT, RA, RB } },
4080 { "divduo.", XO(31,457,1,1), XO_MASK, PPC64, { RT, RA, RB } },
4142 { "mtasr", XSPR(31,467,280), XSPR_MASK, PPC64, { RS } },
4264 { "divd", XO(31,489,0,0), XO_MASK, PPC64, { RT, RA, RB } },
4265 { "divd.", XO(31,489,0,1), XO_MASK, PPC64, { RT, RA, RB } },
4266 { "divdo", XO(31,489,1,0), XO_MASK, PPC64, { RT, RA, RB } },
4267 { "divdo.", XO(31,489,1,1), XO_MASK, PPC64, { RT, RA, RB } },
4279 { "slbia", X(31,498), 0xffffffff, PPC64, { 0 } },
4310 { "srd", XRC(31,539,0), X_MASK, PPC64, { RA, RS, RB } },
4311 { "srd.", XRC(31,539,1), X_MASK, PPC64, { RA, RS, RB } },
4334 { "ptesync", XSYNC(31,598,2), 0xffffffff, PPC64, { 0 } },
4420 { "srad", XRC(31,794,0), X_MASK, PPC64, { RA, RS, RB } },
4421 { "srad.", XRC(31,794,1), X_MASK, PPC64, { RA, RS, RB } },
4440 { "slbmfev", X(31,851), XRA_MASK, PPC64, { RT, RB } },
4456 { "slbmfee", X(31,915), XRA_MASK, PPC64, { RT, RB } },
4504 { "extsw", XRC(31,986,0), XRB_MASK, PPC64 | BOOKE64,{ RA, RS } },
4505 { "extsw.", XRC(31,986,1), XRB_MASK, PPC64, { RA, RS } },
4622 { "ld", DSO(58,0), DS_MASK, PPC64, { RT, DS, RA0 } },
4624 { "ldu", DSO(58,1), DS_MASK, PPC64, { RT, DS, RAL } },
4626 { "lwa", DSO(58,2), DS_MASK, PPC64, { RT, DS, RA0 } },
4747 { "std", DSO(62,0), DS_MASK, PPC64, { RS, DS, RA0 } },
4749 { "stdu", DSO(62,1), DS_MASK, PPC64, { RS, DS, RAS } },
4924 { "fctid", XRC(63,814,0), XRA_MASK, PPC64, { FRT, FRB } },
4925 { "fctid.", XRC(63,814,1), XRA_MASK, PPC64, { FRT, FRB } },
4927 { "fctidz", XRC(63,815,0), XRA_MASK, PPC64, { FRT, FRB } },
4928 { "fctidz.", XRC(63,815,1), XRA_MASK, PPC64, { FRT, FRB } },
4933 { "fcfid", XRC(63,846,0), XRA_MASK, PPC64, { FRT, FRB } },
4934 { "fcfid.", XRC(63,846,1), XRA_MASK, PPC64, { FRT, FRB } },
4957 { "extldi", 4, PPC64, "rldicr %0,%1,%3,(%2)-1" },
4958 { "extldi.", 4, PPC64, "rldicr. %0,%1,%3,(%2)-1" },
4959 { "extrdi", 4, PPC64, "rldicl %0,%1,(%2)+(%3),64-(%2)" },
4960 { "extrdi.", 4, PPC64, "rldicl. %0,%1,(%2)+(%3),64-(%2)" },
4961 { "insrdi", 4, PPC64, "rldimi %0,%1,64-((%2)+(%3)),%3" },
4962 { "insrdi.", 4, PPC64, "rldimi. %0,%1,64-((%2)+(%3)),%3" },
4963 { "rotrdi", 3, PPC64, "rldicl %0,%1,(-(%2)!63)&((%2)|63),0" },
4964 { "rotrdi.", 3, PPC64, "rldicl. %0,%1,(-(%2)!63)&((%2)|63),0" },
4965 { "sldi", 3, PPC64, "rldicr %0,%1,%2,63-(%2)" },
4966 { "sldi.", 3, PPC64, "rldicr. %0,%1,%2,63-(%2)" },
4967 { "srdi", 3, PPC64, "rldicl %0,%1,(-(%2)!63)&((%2)|63),%2" },
4968 { "srdi.", 3, PPC64, "rldicl. %0,%1,(-(%2)!63)&((%2)|63),%2" },
4969 { "clrrdi", 3, PPC64, "rldicr %0,%1,0,63-(%2)" },
4970 { "clrrdi.", 3, PPC64, "rldicr. %0,%1,0,63-(%2)" },
4971 { "clrlsldi",4, PPC64, "rldic %0,%1,%3,(%2)-(%3)" },
4972 { "clrlsldi.",4, PPC64, "rldic. %0,%1,%3,(%2)-(%3)" },