Lines Matching refs:opnd2
56 register unsigned int opnd1, opnd2, opnd3, result;
62 opnd2 = *srcptr2;
66 if (Sgl_sign(opnd1) ^ Sgl_sign(opnd2)) Sgl_setnegativezero(result);
73 if (Sgl_isnotnan(opnd2)) {
74 if (Sgl_iszero_exponentmantissa(opnd2)) {
109 else if (Sgl_is_signalingnan(opnd2)) {
115 Sgl_set_quiet(opnd2);
116 *dstptr = opnd2;
129 if (Sgl_isinfinity_exponent(opnd2)) {
130 if (Sgl_iszero_mantissa(opnd2)) {
136 Sgl_makequietnan(opnd2);
137 *dstptr = opnd2;
150 if (Sgl_isone_signaling(opnd2)) {
156 Sgl_set_quiet(opnd2);
161 *dstptr = opnd2;
167 dest_exponent = Sgl_exponent(opnd1) + Sgl_exponent(opnd2) - SGL_BIAS;
188 /* opnd2 needs to have hidden bit set with msb in hidden bit */
189 if (Sgl_isnotzero_exponent(opnd2)) {
190 Sgl_clear_signexponent_set_hidden(opnd2);
194 if (Sgl_iszero_mantissa(opnd2)) {
200 Sgl_clear_signexponent(opnd2);
201 Sgl_leftshiftby1(opnd2);
202 Sgl_normalize(opnd2,dest_exponent);
207 Sgl_leftshiftby4(opnd2); /* make room for guard bits */
216 if (Sbit28(opnd1)) Sall(opnd3) += (Sall(opnd2) << 3);
217 if (Sbit29(opnd1)) Sall(opnd3) += (Sall(opnd2) << 2);
218 if (Sbit30(opnd1)) Sall(opnd3) += (Sall(opnd2) << 1);
219 if (Sbit31(opnd1)) Sall(opnd3) += Sall(opnd2);