• Home
  • History
  • Annotate
  • Raw
  • Download
  • only in /netgear-R7000-V1.0.7.12_1.2.5/components/opensource/linux/linux-2.6.36/arch/arm/mach-s3c2410/include/mach/

Lines Matching defs:S3C2410_IRQ

23 #define S3C2410_IRQ(x) ((x) + S3C2410_CPUIRQ_OFFSET)
26 #define IRQ_EINT0 S3C2410_IRQ(0) /* 16 */
27 #define IRQ_EINT1 S3C2410_IRQ(1)
28 #define IRQ_EINT2 S3C2410_IRQ(2)
29 #define IRQ_EINT3 S3C2410_IRQ(3)
30 #define IRQ_EINT4t7 S3C2410_IRQ(4) /* 20 */
31 #define IRQ_EINT8t23 S3C2410_IRQ(5)
32 #define IRQ_RESERVED6 S3C2410_IRQ(6) /* for s3c2410 */
33 #define IRQ_CAM S3C2410_IRQ(6) /* for s3c2440,s3c2443 */
34 #define IRQ_BATT_FLT S3C2410_IRQ(7)
35 #define IRQ_TICK S3C2410_IRQ(8) /* 24 */
36 #define IRQ_WDT S3C2410_IRQ(9) /* WDT/AC97 for s3c2443 */
37 #define IRQ_TIMER0 S3C2410_IRQ(10)
38 #define IRQ_TIMER1 S3C2410_IRQ(11)
39 #define IRQ_TIMER2 S3C2410_IRQ(12)
40 #define IRQ_TIMER3 S3C2410_IRQ(13)
41 #define IRQ_TIMER4 S3C2410_IRQ(14)
42 #define IRQ_UART2 S3C2410_IRQ(15)
43 #define IRQ_LCD S3C2410_IRQ(16) /* 32 */
44 #define IRQ_DMA0 S3C2410_IRQ(17) /* IRQ_DMA for s3c2443 */
45 #define IRQ_DMA1 S3C2410_IRQ(18)
46 #define IRQ_DMA2 S3C2410_IRQ(19)
47 #define IRQ_DMA3 S3C2410_IRQ(20)
48 #define IRQ_SDI S3C2410_IRQ(21)
49 #define IRQ_SPI0 S3C2410_IRQ(22)
50 #define IRQ_UART1 S3C2410_IRQ(23)
51 #define IRQ_RESERVED24 S3C2410_IRQ(24) /* 40 */
52 #define IRQ_NFCON S3C2410_IRQ(24) /* for s3c2440 */
53 #define IRQ_USBD S3C2410_IRQ(25)
54 #define IRQ_USBH S3C2410_IRQ(26)
55 #define IRQ_IIC S3C2410_IRQ(27)
56 #define IRQ_UART0 S3C2410_IRQ(28) /* 44 */
57 #define IRQ_SPI1 S3C2410_IRQ(29)
58 #define IRQ_RTC S3C2410_IRQ(30)
59 #define IRQ_ADCPARENT S3C2410_IRQ(31)
62 #define IRQ_EINT4 S3C2410_IRQ(32) /* 48 */
63 #define IRQ_EINT5 S3C2410_IRQ(33)
64 #define IRQ_EINT6 S3C2410_IRQ(34)
65 #define IRQ_EINT7 S3C2410_IRQ(35)
66 #define IRQ_EINT8 S3C2410_IRQ(36)
67 #define IRQ_EINT9 S3C2410_IRQ(37)
68 #define IRQ_EINT10 S3C2410_IRQ(38)
69 #define IRQ_EINT11 S3C2410_IRQ(39)
70 #define IRQ_EINT12 S3C2410_IRQ(40)
71 #define IRQ_EINT13 S3C2410_IRQ(41)
72 #define IRQ_EINT14 S3C2410_IRQ(42)
73 #define IRQ_EINT15 S3C2410_IRQ(43)
74 #define IRQ_EINT16 S3C2410_IRQ(44)
75 #define IRQ_EINT17 S3C2410_IRQ(45)
76 #define IRQ_EINT18 S3C2410_IRQ(46)
77 #define IRQ_EINT19 S3C2410_IRQ(47)
78 #define IRQ_EINT20 S3C2410_IRQ(48) /* 64 */
79 #define IRQ_EINT21 S3C2410_IRQ(49)
80 #define IRQ_EINT22 S3C2410_IRQ(50)
81 #define IRQ_EINT23 S3C2410_IRQ(51)
86 #define IRQ_LCD_FIFO S3C2410_IRQ(52)
87 #define IRQ_LCD_FRAME S3C2410_IRQ(53)
94 #define S3C2410_IRQSUB(x) S3C2410_IRQ((x)+54)
113 #define IRQ_S3C2412_CFSDI S3C2410_IRQ(21)
119 #define IRQ_S3C2416_EINT8t15 S3C2410_IRQ(5)
120 #define IRQ_S3C2416_DMA S3C2410_IRQ(17)
121 #define IRQ_S3C2416_UART3 S3C2410_IRQ(18)
122 #define IRQ_S3C2416_SDI1 S3C2410_IRQ(20)
123 #define IRQ_S3C2416_SDI0 S3C2410_IRQ(21)
147 #define IRQ_S3C2443_DMA S3C2410_IRQ(17) /* IRQ_DMA1 */
148 #define IRQ_S3C2443_UART3 S3C2410_IRQ(18) /* IRQ_DMA2 */
149 #define IRQ_S3C2443_CFCON S3C2410_IRQ(19) /* IRQ_DMA3 */
150 #define IRQ_S3C2443_HSMMC S3C2410_IRQ(20) /* IRQ_SDI */
151 #define IRQ_S3C2443_NAND S3C2410_IRQ(24) /* reserved */
153 #define IRQ_S3C2416_HSMMC0 S3C2410_IRQ(21) /* S3C2416/S3C2450 */