Lines Matching refs:sc_vio_state

142 	uint16_t	sc_vio_state;
560 sc->sc_vio_state |= VIO_RCV_VER_INFO;
565 if (!ISSET(sc->sc_vio_state, VIO_SND_VER_INFO)) {
569 sc->sc_vio_state |= VIO_ACK_VER_INFO;
577 if (ISSET(sc->sc_vio_state, VIO_RCV_VER_INFO) &&
578 ISSET(sc->sc_vio_state, VIO_ACK_VER_INFO))
594 sc->sc_vio_state |= VIO_RCV_ATTR_INFO;
599 if (!ISSET(sc->sc_vio_state, VIO_SND_ATTR_INFO)) {
603 sc->sc_vio_state |= VIO_ACK_ATTR_INFO;
611 if (ISSET(sc->sc_vio_state, VIO_RCV_ATTR_INFO) &&
612 ISSET(sc->sc_vio_state, VIO_ACK_ATTR_INFO)) {
635 sc->sc_vio_state |= VIO_RCV_DRING_REG;
640 if (!ISSET(sc->sc_vio_state, VIO_SND_DRING_REG)) {
648 sc->sc_vio_state |= VIO_ACK_DRING_REG;
656 if (ISSET(sc->sc_vio_state, VIO_RCV_DRING_REG) &&
657 ISSET(sc->sc_vio_state, VIO_ACK_DRING_REG))
672 sc->sc_vio_state |= VIO_RCV_RDX;
677 if (!ISSET(sc->sc_vio_state, VIO_SND_RDX)) {
681 sc->sc_vio_state |= VIO_ACK_RDX;
689 if (ISSET(sc->sc_vio_state, VIO_RCV_RDX) &&
690 ISSET(sc->sc_vio_state, VIO_ACK_RDX)) {
732 if (!ISSET(sc->sc_vio_state, VIO_RCV_RDX) ||
733 !ISSET(sc->sc_vio_state, VIO_ACK_RDX)) {
982 sc->sc_vio_state = 0;
1033 sc->sc_vio_state |= VIO_SND_VER_INFO;
1058 sc->sc_vio_state |= VIO_SND_ATTR_INFO;
1080 sc->sc_vio_state |= VIO_SND_DRING_REG;
1094 sc->sc_vio_state |= VIO_SND_RDX;
1151 if (!ISSET(sc->sc_vio_state, VIO_RCV_RDX) ||
1152 !ISSET(sc->sc_vio_state, VIO_ACK_RDX))
1407 if (ISSET(sc->sc_vio_state, VIO_RCV_RDX) &&
1408 ISSET(sc->sc_vio_state, VIO_ACK_RDX))
1425 if (!ISSET(sc->sc_vio_state, VIO_RCV_RDX) ||
1426 !ISSET(sc->sc_vio_state, VIO_ACK_RDX))