Lines Matching refs:__v16sf

39 typedef float __v16sf __attribute__ ((__vector_size__ (64)));
255 (__v16sf)
367 return (__m512) __builtin_ia32_movaps512_mask ((__v16sf) __A,
368 (__v16sf) __W,
376 return (__m512) __builtin_ia32_movaps512_mask ((__v16sf) __A,
377 (__v16sf)
434 return (__m512) __builtin_ia32_loadaps512_mask ((const __v16sf *) __P,
435 (__v16sf) __W,
443 return (__m512) __builtin_ia32_loadaps512_mask ((const __v16sf *) __P,
444 (__v16sf)
460 __builtin_ia32_storeaps512_mask ((__v16sf *) __P, (__v16sf) __A,
1770 return (__m512) __builtin_ia32_rcp14ps512_mask ((__v16sf) __A,
1771 (__v16sf)
1780 return (__m512) __builtin_ia32_rcp14ps512_mask ((__v16sf) __A,
1781 (__v16sf) __W,
1789 return (__m512) __builtin_ia32_rcp14ps512_mask ((__v16sf) __A,
1790 (__v16sf)
1884 return (__m512) __builtin_ia32_rsqrt14ps512_mask ((__v16sf) __A,
1885 (__v16sf)
1894 return (__m512) __builtin_ia32_rsqrt14ps512_mask ((__v16sf) __A,
1895 (__v16sf) __W,
1903 return (__m512) __builtin_ia32_rsqrt14ps512_mask ((__v16sf) __A,
1904 (__v16sf)
2000 return (__m512) __builtin_ia32_sqrtps512_mask ((__v16sf) __A,
2001 (__v16sf)
2010 return (__m512) __builtin_ia32_sqrtps512_mask ((__v16sf) __A,
2011 (__v16sf) __W,
2019 return (__m512) __builtin_ia32_sqrtps512_mask ((__v16sf) __A,
2020 (__v16sf)
2101 (__m512)__builtin_ia32_sqrtps512_mask(A, (__v16sf)_mm512_undefined_ps(), -1, C)
2107 (__m512)__builtin_ia32_sqrtps512_mask(A, (__v16sf)_mm512_setzero_ps(), U, C)
2461 return (__m512) __builtin_ia32_addps512_mask ((__v16sf) __A,
2462 (__v16sf) __B,
2463 (__v16sf)
2473 return (__m512) __builtin_ia32_addps512_mask ((__v16sf) __A,
2474 (__v16sf) __B,
2475 (__v16sf) __W,
2483 return (__m512) __builtin_ia32_addps512_mask ((__v16sf) __A,
2484 (__v16sf) __B,
2485 (__v16sf)
2528 return (__m512) __builtin_ia32_subps512_mask ((__v16sf) __A,
2529 (__v16sf) __B,
2530 (__v16sf)
2540 return (__m512) __builtin_ia32_subps512_mask ((__v16sf) __A,
2541 (__v16sf) __B,
2542 (__v16sf) __W,
2550 return (__m512) __builtin_ia32_subps512_mask ((__v16sf) __A,
2551 (__v16sf) __B,
2552 (__v16sf)
2567 (__m512)__builtin_ia32_addps512_mask(A, B, (__v16sf)_mm512_undefined_ps(), -1, C)
2573 (__m512)__builtin_ia32_addps512_mask(A, B, (__v16sf)_mm512_setzero_ps(), U, C)
2585 (__m512)__builtin_ia32_subps512_mask(A, B, (__v16sf)_mm512_undefined_ps(), -1, C)
2591 (__m512)__builtin_ia32_subps512_mask(A, B, (__v16sf)_mm512_setzero_ps(), U, C)
2633 return (__m512) __builtin_ia32_mulps512_mask ((__v16sf) __A,
2634 (__v16sf) __B,
2635 (__v16sf)
2645 return (__m512) __builtin_ia32_mulps512_mask ((__v16sf) __A,
2646 (__v16sf) __B,
2647 (__v16sf) __W,
2655 return (__m512) __builtin_ia32_mulps512_mask ((__v16sf) __A,
2656 (__v16sf) __B,
2657 (__v16sf)
2700 return (__m512) __builtin_ia32_divps512_mask ((__v16sf) __A,
2701 (__v16sf) __B,
2702 (__v16sf)
2712 return (__m512) __builtin_ia32_divps512_mask ((__v16sf) __A,
2713 (__v16sf) __B,
2714 (__v16sf) __W,
2722 return (__m512) __builtin_ia32_divps512_mask ((__v16sf) __A,
2723 (__v16sf) __B,
2724 (__v16sf)
2868 (__m512)__builtin_ia32_mulps512_mask(A, B, (__v16sf)_mm512_undefined_ps(), -1, C)
2874 (__m512)__builtin_ia32_mulps512_mask(A, B, (__v16sf)_mm512_setzero_ps(), U, C)
2886 (__m512)__builtin_ia32_divps512_mask(A, B, (__v16sf)_mm512_undefined_ps(), -1, C)
2892 (__m512)__builtin_ia32_divps512_mask(A, B, (__v16sf)_mm512_setzero_ps(), U, C)
2971 return (__m512) __builtin_ia32_maxps512_mask ((__v16sf) __A,
2972 (__v16sf) __B,
2973 (__v16sf)
2983 return (__m512) __builtin_ia32_maxps512_mask ((__v16sf) __A,
2984 (__v16sf) __B,
2985 (__v16sf) __W,
2993 return (__m512) __builtin_ia32_maxps512_mask ((__v16sf) __A,
2994 (__v16sf) __B,
2995 (__v16sf)
3038 return (__m512) __builtin_ia32_minps512_mask ((__v16sf) __A,
3039 (__v16sf) __B,
3040 (__v16sf)
3050 return (__m512) __builtin_ia32_minps512_mask ((__v16sf) __A,
3051 (__v16sf) __B,
3052 (__v16sf) __W,
3060 return (__m512) __builtin_ia32_minps512_mask ((__v16sf) __A,
3061 (__v16sf) __B,
3062 (__v16sf)
3077 (__m512)__builtin_ia32_maxps512_mask(A, B, (__v16sf)_mm512_undefined_pd(), -1, R)
3083 (__m512)__builtin_ia32_maxps512_mask(A, B, (__v16sf)_mm512_setzero_ps(), U, R)
3095 (__m512)__builtin_ia32_minps512_mask(A, B, (__v16sf)_mm512_undefined_ps(), -1, R)
3101 (__m512)__builtin_ia32_minps512_mask(A, B, (__v16sf)_mm512_setzero_ps(), U, R)
3143 return (__m512) __builtin_ia32_scalefps512_mask ((__v16sf) __A,
3144 (__v16sf) __B,
3145 (__v16sf)
3155 return (__m512) __builtin_ia32_scalefps512_mask ((__v16sf) __A,
3156 (__v16sf) __B,
3157 (__v16sf) __W,
3166 return (__m512) __builtin_ia32_scalefps512_mask ((__v16sf) __A,
3167 (__v16sf) __B,
3168 (__v16sf)
3258 (__v16sf) _mm512_undefined_ps(), \
3267 (__v16sf) _mm512_setzero_ps(), \
3351 return (__m512) __builtin_ia32_vfmaddps512_mask ((__v16sf) __A,
3352 (__v16sf) __B,
3353 (__v16sf) __C,
3362 return (__m512) __builtin_ia32_vfmaddps512_mask ((__v16sf) __A,
3363 (__v16sf) __B,
3364 (__v16sf) __C,
3373 return (__m512) __builtin_ia32_vfmaddps512_mask3 ((__v16sf) __A,
3374 (__v16sf) __B,
3375 (__v16sf) __C,
3384 return (__m512) __builtin_ia32_vfmaddps512_maskz ((__v16sf) __A,
3385 (__v16sf) __B,
3386 (__v16sf) __C,
3437 return (__m512) __builtin_ia32_vfmsubps512_mask ((__v16sf) __A,
3438 (__v16sf) __B,
3439 (__v16sf) __C,
3448 return (__m512) __builtin_ia32_vfmsubps512_mask ((__v16sf) __A,
3449 (__v16sf) __B,
3450 (__v16sf) __C,
3459 return (__m512) __builtin_ia32_vfmsubps512_mask3 ((__v16sf) __A,
3460 (__v16sf) __B,
3461 (__v16sf) __C,
3470 return (__m512) __builtin_ia32_vfmsubps512_maskz ((__v16sf) __A,
3471 (__v16sf) __B,
3472 (__v16sf) __C,
3523 return (__m512) __builtin_ia32_vfmaddsubps512_mask ((__v16sf) __A,
3524 (__v16sf) __B,
3525 (__v16sf) __C,
3534 return (__m512) __builtin_ia32_vfmaddsubps512_mask ((__v16sf) __A,
3535 (__v16sf) __B,
3536 (__v16sf) __C,
3545 return (__m512) __builtin_ia32_vfmaddsubps512_mask3 ((__v16sf) __A,
3546 (__v16sf) __B,
3547 (__v16sf) __C,
3556 return (__m512) __builtin_ia32_vfmaddsubps512_maskz ((__v16sf) __A,
3557 (__v16sf) __B,
3558 (__v16sf) __C,
3609 return (__m512) __builtin_ia32_vfmaddsubps512_mask ((__v16sf) __A,
3610 (__v16sf) __B,
3611 -(__v16sf) __C,
3620 return (__m512) __builtin_ia32_vfmaddsubps512_mask ((__v16sf) __A,
3621 (__v16sf) __B,
3622 -(__v16sf) __C,
3631 return (__m512) __builtin_ia32_vfmsubaddps512_mask3 ((__v16sf) __A,
3632 (__v16sf) __B,
3633 (__v16sf) __C,
3642 return (__m512) __builtin_ia32_vfmaddsubps512_maskz ((__v16sf) __A,
3643 (__v16sf) __B,
3644 -(__v16sf) __C,
3695 return (__m512) __builtin_ia32_vfnmaddps512_mask ((__v16sf) __A,
3696 (__v16sf) __B,
3697 (__v16sf) __C,
3706 return (__m512) __builtin_ia32_vfnmaddps512_mask ((__v16sf) __A,
3707 (__v16sf) __B,
3708 (__v16sf) __C,
3717 return (__m512) __builtin_ia32_vfnmaddps512_mask3 ((__v16sf) __A,
3718 (__v16sf) __B,
3719 (__v16sf) __C,
3728 return (__m512) __builtin_ia32_vfnmaddps512_maskz ((__v16sf) __A,
3729 (__v16sf) __B,
3730 (__v16sf) __C,
3781 return (__m512) __builtin_ia32_vfnmsubps512_mask ((__v16sf) __A,
3782 (__v16sf) __B,
3783 (__v16sf) __C,
3792 return (__m512) __builtin_ia32_vfnmsubps512_mask ((__v16sf) __A,
3793 (__v16sf) __B,
3794 (__v16sf) __C,
3803 return (__m512) __builtin_ia32_vfnmsubps512_mask3 ((__v16sf) __A,
3804 (__v16sf) __B,
3805 (__v16sf) __C,
3814 return (__m512) __builtin_ia32_vfnmsubps512_maskz ((__v16sf) __A,
3815 (__v16sf) __B,
3816 (__v16sf) __C,
4028 (__v16sf)
4038 (__v16sf) __O, __M);
4046 (__v16sf)
4196 (__v16sf)
4206 (__v16sf) __O,
4215 (__v16sf)
4540 return (__m512) __builtin_ia32_shuf_f32x4_mask ((__v16sf) __A,
4541 (__v16sf) __B, __imm,
4542 (__v16sf)
4552 return (__m512) __builtin_ia32_shuf_f32x4_mask ((__v16sf) __A,
4553 (__v16sf) __B, __imm,
4554 (__v16sf) __W,
4563 return (__m512) __builtin_ia32_shuf_f32x4_mask ((__v16sf) __A,
4564 (__v16sf) __B, __imm,
4565 (__v16sf)
4641 ((__m512) __builtin_ia32_shuf_f32x4_mask ((__v16sf)(__m512)(X), \
4642 (__v16sf)(__m512)(Y), (int)(C),\
4643 (__v16sf)(__m512)_mm512_undefined_ps(),\
4647 ((__m512) __builtin_ia32_shuf_f32x4_mask ((__v16sf)(__m512)(X), \
4648 (__v16sf)(__m512)(Y), (int)(C),\
4649 (__v16sf)(__m512)(W),\
4653 ((__m512) __builtin_ia32_shuf_f32x4_mask ((__v16sf)(__m512)(X), \
4654 (__v16sf)(__m512)(Y), (int)(C),\
4655 (__v16sf)(__m512)_mm512_setzero_ps(),\
4952 return (__m512i) __builtin_ia32_cvttps2dq512_mask ((__v16sf) __A,
4963 return (__m512i) __builtin_ia32_cvttps2dq512_mask ((__v16sf) __A,
4972 return (__m512i) __builtin_ia32_cvttps2dq512_mask ((__v16sf) __A,
4982 return (__m512i) __builtin_ia32_cvttps2udq512_mask ((__v16sf) __A,
4993 return (__m512i) __builtin_ia32_cvttps2udq512_mask ((__v16sf) __A,
5002 return (__m512i) __builtin_ia32_cvttps2udq512_mask ((__v16sf) __A,
5032 return (__m512i) __builtin_ia32_cvtps2dq512_mask ((__v16sf) __A,
5043 return (__m512i) __builtin_ia32_cvtps2dq512_mask ((__v16sf) __A,
5052 return (__m512i) __builtin_ia32_cvtps2dq512_mask ((__v16sf) __A,
5062 return (__m512i) __builtin_ia32_cvtps2udq512_mask ((__v16sf) __A,
5073 return (__m512i) __builtin_ia32_cvtps2udq512_mask ((__v16sf) __A,
5082 return (__m512i) __builtin_ia32_cvtps2udq512_mask ((__v16sf) __A,
5808 (__v16sf)
5819 (__v16sf) __W,
5828 (__v16sf)
5838 (__v16sf)
5849 (__v16sf) __W,
5858 (__v16sf)
5865 (__m512)__builtin_ia32_cvtdq2ps512_mask((__v16si)(A), (__v16sf)_mm512_undefined_ps(), -1, B)
5871 (__m512)__builtin_ia32_cvtdq2ps512_mask((__v16si)(A), (__v16sf)_mm512_setzero_ps(), U, B)
5874 (__m512)__builtin_ia32_cvtudq2ps512_mask((__v16si)(A), (__v16sf)_mm512_undefined_ps(), -1, B)
5880 (__m512)__builtin_ia32_cvtudq2ps512_mask((__v16si)(A), (__v16sf)_mm512_setzero_ps(), U, B)
5921 return (__m128) __builtin_ia32_extractf32x4_mask ((__v16sf) __A,
5933 return (__m128) __builtin_ia32_extractf32x4_mask ((__v16sf) __A,
5943 return (__m128) __builtin_ia32_extractf32x4_mask ((__v16sf) __A,
6036 ((__m128) __builtin_ia32_extractf32x4_mask ((__v16sf)(__m512) (X), \
6042 ((__m128) __builtin_ia32_extractf32x4_mask ((__v16sf)(__m512) (X), \
6048 ((__m128) __builtin_ia32_extractf32x4_mask ((__v16sf)(__m512) (X), \
6105 return (__m512) __builtin_ia32_insertf32x4_mask ((__v16sf) __A,
6108 (__v16sf) __A, -1);
6186 ((__m512) __builtin_ia32_insertf32x4_mask ((__v16sf)(__m512) (X), \
6187 (__v4sf)(__m128) (Y), (int) (C), (__v16sf)(__m512) (X), (__mmask16)(-1)))
6283 (__v16sf) __W,
6292 (__v16sf)
6308 __builtin_ia32_storeups512_mask ((float *) __P, (__v16sf) __A,
6521 return (__m512) __builtin_ia32_vpermilvarps512_mask ((__v16sf) __A,
6523 (__v16sf)
6532 return (__m512) __builtin_ia32_vpermilvarps512_mask ((__v16sf) __A,
6534 (__v16sf) __W,
6542 return (__m512) __builtin_ia32_vpermilvarps512_mask ((__v16sf) __A,
6544 (__v16sf)
6696 (__v16sf) __A,
6697 (__v16sf) __B,
6707 (__v16sf) __A,
6708 (__v16sf) __B,
6717 return (__m512) __builtin_ia32_vpermi2varps512_mask ((__v16sf) __A,
6720 (__v16sf) __B,
6731 (__v16sf) __A,
6732 (__v16sf) __B,
6770 return (__m512) __builtin_ia32_vpermilps512_mask ((__v16sf) __X, __C,
6771 (__v16sf)
6780 return (__m512) __builtin_ia32_vpermilps512_mask ((__v16sf) __X, __C,
6781 (__v16sf) __W,
6789 return (__m512) __builtin_ia32_vpermilps512_mask ((__v16sf) __X, __C,
6790 (__v16sf)
6811 ((__m512) __builtin_ia32_vpermilps512_mask ((__v16sf)(__m512)(X), (int)(C), \
6812 (__v16sf)(__m512)_mm512_undefined_ps(),\
6816 ((__m512) __builtin_ia32_vpermilps512_mask ((__v16sf)(__m512)(X), (int)(C), \
6817 (__v16sf)(__m512)(W), \
6821 ((__m512) __builtin_ia32_vpermilps512_mask ((__v16sf)(__m512)(X), (int)(C), \
6822 (__v16sf)(__m512)_mm512_setzero_ps(), \
7023 return (__m512) __builtin_ia32_permvarsf512_mask ((__v16sf) __Y,
7025 (__v16sf)
7034 return (__m512) __builtin_ia32_permvarsf512_mask ((__v16sf) __Y,
7036 (__v16sf) __W,
7044 return (__m512) __builtin_ia32_permvarsf512_mask ((__v16sf) __Y,
7046 (__v16sf)
7056 return (__m512) __builtin_ia32_shufps512_mask ((__v16sf) __M,
7057 (__v16sf) __V, __imm,
7058 (__v16sf)
7068 return (__m512) __builtin_ia32_shufps512_mask ((__v16sf) __M,
7069 (__v16sf) __V, __imm,
7070 (__v16sf) __W,
7078 return (__m512) __builtin_ia32_shufps512_mask ((__v16sf) __M,
7079 (__v16sf) __V, __imm,
7080 (__v16sf)
7160 return (__m512) __builtin_ia32_fixupimmps512_mask ((__v16sf) __A,
7161 (__v16sf) __B,
7172 return (__m512) __builtin_ia32_fixupimmps512_mask ((__v16sf) __A,
7173 (__v16sf) __B,
7184 return (__m512) __builtin_ia32_fixupimmps512_maskz ((__v16sf) __A,
7185 (__v16sf) __B,
7278 ((__m512)__builtin_ia32_shufps512_mask ((__v16sf)(__m512)(X), \
7279 (__v16sf)(__m512)(Y), (int)(C),\
7280 (__v16sf)(__m512)_mm512_undefined_ps(),\
7284 ((__m512)__builtin_ia32_shufps512_mask ((__v16sf)(__m512)(X), \
7285 (__v16sf)(__m512)(Y), (int)(C),\
7286 (__v16sf)(__m512)(W),\
7290 ((__m512)__builtin_ia32_shufps512_mask ((__v16sf)(__m512)(X), \
7291 (__v16sf)(__m512)(Y), (int)(C),\
7292 (__v16sf)(__m512)_mm512_setzero_ps(),\
7311 ((__m512)__builtin_ia32_fixupimmps512_mask ((__v16sf)(__m512)(X), \
7312 (__v16sf)(__m512)(Y), (__v16si)(__m512i)(Z), (int)(C), \
7316 ((__m512)__builtin_ia32_fixupimmps512_mask ((__v16sf)(__m512)(X), \
7317 (__v16sf)(__m512)(Y), (__v16si)(__m512i)(Z), (int)(C), \
7321 ((__m512)__builtin_ia32_fixupimmps512_maskz ((__v16sf)(__m512)(X), \
7322 (__v16sf)(__m512)(Y), (__v16si)(__m512i)(Z), (int)(C), \
7360 return (__m512) __builtin_ia32_movshdup512_mask ((__v16sf) __A,
7361 (__v16sf)
7370 return (__m512) __builtin_ia32_movshdup512_mask ((__v16sf) __A,
7371 (__v16sf) __W,
7379 return (__m512) __builtin_ia32_movshdup512_mask ((__v16sf) __A,
7380 (__v16sf)
7389 return (__m512) __builtin_ia32_movsldup512_mask ((__v16sf) __A,
7390 (__v16sf)
7399 return (__m512) __builtin_ia32_movsldup512_mask ((__v16sf) __A,
7400 (__v16sf) __W,
7408 return (__m512) __builtin_ia32_movsldup512_mask ((__v16sf) __A,
7409 (__v16sf)
8436 return (__m512) __builtin_ia32_unpckhps512_mask ((__v16sf) __A,
8437 (__v16sf) __B,
8438 (__v16sf)
8447 return (__m512) __builtin_ia32_unpckhps512_mask ((__v16sf) __A,
8448 (__v16sf) __B,
8449 (__v16sf) __W,
8457 return (__m512) __builtin_ia32_unpckhps512_mask ((__v16sf) __A,
8458 (__v16sf) __B,
8459 (__v16sf)
8500 (__v16sf)
8511 (__v16sf) __W,
8520 (__v16sf)
8529 return (__m256i) __builtin_ia32_vcvtps2ph512_mask ((__v16sf) __A,
8540 return (__m256i) __builtin_ia32_vcvtps2ph512_mask ((__v16sf) __A,
8552 return (__m256i) __builtin_ia32_vcvtps2ph512_mask ((__v16sf) __A,
8562 return (__m256i) __builtin_ia32_vcvtps2ph512_mask ((__v16sf) __A,
8572 return (__m256i) __builtin_ia32_vcvtps2ph512_mask ((__v16sf) __A,
8583 return (__m256i) __builtin_ia32_vcvtps2ph512_mask ((__v16sf) __A,
8600 (__m512)__builtin_ia32_vcvtph2ps512_mask((__v16hi)(A), (__v16sf)_mm512_undefined_ps(), -1, B)
8603 (__m512)__builtin_ia32_vcvtph2ps512_mask((__v16hi)(A), (__v16sf)(W), U, B)
8606 (__m512)__builtin_ia32_vcvtph2ps512_mask((__v16hi)(A), (__v16sf)_mm512_setzero_ps(), U, B)
8609 ((__m256i) __builtin_ia32_vcvtps2ph512_mask ((__v16sf)(__m512) (A), (int) (I),\
8612 ((__m256i) __builtin_ia32_vcvtps2ph512_mask ((__v16sf)(__m512) (A), (int) (I),\
8615 ((__m256i) __builtin_ia32_vcvtps2ph512_mask ((__v16sf)(__m512) (A), (int) (I),\
8618 ((__m256i) __builtin_ia32_vcvtps2ph512_mask ((__v16sf)(__m512) (A), (int) (I),\
8621 ((__m256i) __builtin_ia32_vcvtps2ph512_mask ((__v16sf)(__m512) (A), (int) (I),\
8624 ((__m256i) __builtin_ia32_vcvtps2ph512_mask ((__v16sf)(__m512) (A), (int) (I),\
8704 __builtin_ia32_movntps512 (__P, (__v16sf) __A);
8806 return (__m512) __builtin_ia32_getexpps512_mask ((__v16sf) __A,
8807 (__v16sf)
8817 return (__m512) __builtin_ia32_getexpps512_mask ((__v16sf) __A,
8818 (__v16sf) __W,
8826 return (__m512) __builtin_ia32_getexpps512_mask ((__v16sf) __A,
8827 (__v16sf)
8903 return (__m512) __builtin_ia32_getmantps512_mask ((__v16sf) __A,
8915 return (__m512) __builtin_ia32_getmantps512_mask ((__v16sf) __A,
8917 (__v16sf) __W, __U,
8927 return (__m512) __builtin_ia32_getmantps512_mask ((__v16sf) __A,
8929 (__v16sf)
9034 ((__m512)__builtin_ia32_getmantps512_mask ((__v16sf)(__m512)(X), \
9036 (__v16sf)(__m512)_mm512_undefined_ps(), \
9041 ((__m512)__builtin_ia32_getmantps512_mask ((__v16sf)(__m512)(X), \
9043 (__v16sf)(__m512)(W), \
9048 ((__m512)__builtin_ia32_getmantps512_mask ((__v16sf)(__m512)(X), \
9050 (__v16sf)(__m512)_mm512_setzero_ps(), \
9117 ((__m512)__builtin_ia32_getexpps512_mask((__v16sf)(__m512)(A), \
9118 (__v16sf)_mm512_undefined_ps(), (__mmask16)-1, R))
9121 ((__m512)__builtin_ia32_getexpps512_mask((__v16sf)(__m512)(A), \
9122 (__v16sf)(__m512)(W), (__mmask16)(U), R))
9125 ((__m512)__builtin_ia32_getexpps512_mask((__v16sf)(__m512)(A), \
9126 (__v16sf)_mm512_setzero_ps(), (__mmask16)(U), R))
9146 return (__m512) __builtin_ia32_rndscaleps_mask ((__v16sf) __A, __imm,
9147 (__v16sf)
9157 return (__m512) __builtin_ia32_rndscaleps_mask ((__v16sf) __C, __imm,
9158 (__v16sf) __A,
9167 return (__m512) __builtin_ia32_rndscaleps_mask ((__v16sf) __B,
9169 (__v16sf)
9290 ((__m512) __builtin_ia32_rndscaleps_mask ((__v16sf)(__m512)(A), (int)(B),\
9291 (__v16sf)_mm512_undefined_ps(), (__mmask16)(-1), R))
9293 ((__m512) __builtin_ia32_rndscaleps_mask ((__v16sf)(__m512)(C), \
9295 (__v16sf)(__m512)(A), \
9298 ((__m512) __builtin_ia32_rndscaleps_mask ((__v16sf)(__m512)(B), \
9300 (__v16sf)_mm512_setzero_ps(),\
9369 return (__m512) __builtin_ia32_rndscaleps_mask ((__v16sf) __A,
9371 (__v16sf) __A, -1,
9389 return (__m512) __builtin_ia32_rndscaleps_mask ((__v16sf) __A,
9391 (__v16sf) __A, -1,
9409 return (__m512) __builtin_ia32_rndscaleps_mask ((__v16sf) __A,
9411 (__v16sf) __W, __U,
9429 return (__m512) __builtin_ia32_rndscaleps_mask ((__v16sf) __A,
9431 (__v16sf) __W, __U,
9977 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
9978 (__v16sf) __Y, __P,
10037 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
10038 (__v16sf) __Y, __P,
10113 ((__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf)(__m512)(X), \
10114 (__v16sf)(__m512)(Y), (int)(P),\
10143 ((__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf)(__m512)(X), \
10144 (__v16sf)(__m512)(Y), (int)(P),\
10176 return (__m512) __builtin_ia32_gathersiv16sf ((__v16sf) __v1_old,
10187 return (__m512) __builtin_ia32_gathersiv16sf ((__v16sf) __v1_old,
10368 (__v16si) __index, (__v16sf) __v1, __scale);
10377 (__v16sf) __v1, __scale);
10506 (__m512) __builtin_ia32_gathersiv16sf ((__v16sf)_mm512_undefined_ps(),\
10513 (__m512) __builtin_ia32_gathersiv16sf ((__v16sf)(__m512) (V1OLD), \
10614 (__v16sf)(__m512) (V1), (int) (SCALE))
10619 (__v16sf)(__m512) (V1), (int) (SCALE))
10723 return (__m512) __builtin_ia32_compresssf512_mask ((__v16sf) __A,
10724 (__v16sf) __W,
10732 return (__m512) __builtin_ia32_compresssf512_mask ((__v16sf) __A,
10733 (__v16sf)
10742 __builtin_ia32_compressstoresf512_mask ((__v16sf *) __P, (__v16sf) __A,
10842 return (__m512) __builtin_ia32_expandsf512_mask ((__v16sf) __A,
10843 (__v16sf) __W,
10851 return (__m512) __builtin_ia32_expandsf512_maskz ((__v16sf) __A,
10852 (__v16sf)
10861 return (__m512) __builtin_ia32_expandloadsf512_mask ((const __v16sf *) __P,
10862 (__v16sf) __W,
10870 return (__m512) __builtin_ia32_expandloadsf512_maskz ((const __v16sf *) __P,
10871 (__v16sf)
11105 return (__m512) __builtin_ia32_insertf32x4_mask ((__v16sf) __C,
11108 (__v16sf)
11129 return (__m512) __builtin_ia32_insertf32x4_mask ((__v16sf) __C,
11132 (__v16sf) __A, __B);
11136 ((__m512) __builtin_ia32_insertf32x4_mask ((__v16sf)(__m512) (X), \
11137 (__v4sf)(__m128) (Y), (int) (C), (__v16sf)_mm512_setzero_ps(), \
11146 ((__m512) __builtin_ia32_insertf32x4_mask ((__v16sf)(__m512) (X), \
11147 (__v4sf)(__m128) (Y), (int) (C), (__v16sf)(__m512) (A), \
11408 return (__m512) __builtin_ia32_unpcklps512_mask ((__v16sf) __A,
11409 (__v16sf) __B,
11410 (__v16sf)
11419 return (__m512) __builtin_ia32_unpcklps512_mask ((__v16sf) __A,
11420 (__v16sf) __B,
11421 (__v16sf) __W,
11429 return (__m512) __builtin_ia32_unpcklps512_mask ((__v16sf) __A,
11430 (__v16sf) __B,
11431 (__v16sf)
11617 return (__m512) __builtin_ia32_blendmps_512_mask ((__v16sf) __A,
11618 (__v16sf) __W,
12405 return (__m512) __builtin_ia32_sqrtps512_mask ((__v16sf) __A,
12406 (__v16sf)
12416 return (__m512) __builtin_ia32_sqrtps512_mask ((__v16sf) __A,
12417 (__v16sf) __W,
12426 return (__m512) __builtin_ia32_sqrtps512_mask ((__v16sf) __A,
12427 (__v16sf)
12467 return (__m512) ((__v16sf)__A + (__v16sf)__B);
12474 return (__m512) __builtin_ia32_addps512_mask ((__v16sf) __A,
12475 (__v16sf) __B,
12476 (__v16sf) __W,
12485 return (__m512) __builtin_ia32_addps512_mask ((__v16sf) __A,
12486 (__v16sf) __B,
12487 (__v16sf)
12573 return (__m512) ((__v16sf)__A - (__v16sf)__B);
12580 return (__m512) __builtin_ia32_subps512_mask ((__v16sf) __A,
12581 (__v16sf) __B,
12582 (__v16sf) __W,
12591 return (__m512) __builtin_ia32_subps512_mask ((__v16sf) __A,
12592 (__v16sf) __B,
12593 (__v16sf)
12679 return (__m512) ((__v16sf)__A * (__v16sf)__B);
12686 return (__m512) __builtin_ia32_mulps512_mask ((__v16sf) __A,
12687 (__v16sf) __B,
12688 (__v16sf) __W,
12697 return (__m512) __builtin_ia32_mulps512_mask ((__v16sf) __A,
12698 (__v16sf) __B,
12699 (__v16sf)
12787 return (__m512) ((__v16sf)__A / (__v16sf)__B);
12794 return (__m512) __builtin_ia32_divps512_mask ((__v16sf) __A,
12795 (__v16sf) __B,
12796 (__v16sf) __W,
12805 return (__m512) __builtin_ia32_divps512_mask ((__v16sf) __A,
12806 (__v16sf) __B,
12807 (__v16sf)
12900 return (__m512) __builtin_ia32_maxps512_mask ((__v16sf) __A,
12901 (__v16sf) __B,
12902 (__v16sf)
12912 return (__m512) __builtin_ia32_maxps512_mask ((__v16sf) __A,
12913 (__v16sf) __B,
12914 (__v16sf) __W,
12923 return (__m512) __builtin_ia32_maxps512_mask ((__v16sf) __A,
12924 (__v16sf) __B,
12925 (__v16sf)
13016 return (__m512) __builtin_ia32_minps512_mask ((__v16sf) __A,
13017 (__v16sf) __B,
13018 (__v16sf)
13028 return (__m512) __builtin_ia32_minps512_mask ((__v16sf) __A,
13029 (__v16sf) __B,
13030 (__v16sf) __W,
13039 return (__m512) __builtin_ia32_minps512_mask ((__v16sf) __A,
13040 (__v16sf) __B,
13041 (__v16sf)
13132 return (__m512) __builtin_ia32_scalefps512_mask ((__v16sf) __A,
13133 (__v16sf) __B,
13134 (__v16sf)
13144 return (__m512) __builtin_ia32_scalefps512_mask ((__v16sf) __A,
13145 (__v16sf) __B,
13146 (__v16sf) __W,
13155 return (__m512) __builtin_ia32_scalefps512_mask ((__v16sf) __A,
13156 (__v16sf) __B,
13157 (__v16sf)
13235 return (__m512) __builtin_ia32_vfmaddps512_mask ((__v16sf) __A,
13236 (__v16sf) __B,
13237 (__v16sf) __C,
13246 return (__m512) __builtin_ia32_vfmaddps512_mask ((__v16sf) __A,
13247 (__v16sf) __B,
13248 (__v16sf) __C,
13257 return (__m512) __builtin_ia32_vfmaddps512_mask3 ((__v16sf) __A,
13258 (__v16sf) __B,
13259 (__v16sf) __C,
13268 return (__m512) __builtin_ia32_vfmaddps512_maskz ((__v16sf) __A,
13269 (__v16sf) __B,
13270 (__v16sf) __C,
13323 return (__m512) __builtin_ia32_vfmsubps512_mask ((__v16sf) __A,
13324 (__v16sf) __B,
13325 (__v16sf) __C,
13334 return (__m512) __builtin_ia32_vfmsubps512_mask ((__v16sf) __A,
13335 (__v16sf) __B,
13336 (__v16sf) __C,
13345 return (__m512) __builtin_ia32_vfmsubps512_mask3 ((__v16sf) __A,
13346 (__v16sf) __B,
13347 (__v16sf) __C,
13356 return (__m512) __builtin_ia32_vfmsubps512_maskz ((__v16sf) __A,
13357 (__v16sf) __B,
13358 (__v16sf) __C,
13411 return (__m512) __builtin_ia32_vfmaddsubps512_mask ((__v16sf) __A,
13412 (__v16sf) __B,
13413 (__v16sf) __C,
13422 return (__m512) __builtin_ia32_vfmaddsubps512_mask ((__v16sf) __A,
13423 (__v16sf) __B,
13424 (__v16sf) __C,
13433 return (__m512) __builtin_ia32_vfmaddsubps512_mask3 ((__v16sf) __A,
13434 (__v16sf) __B,
13435 (__v16sf) __C,
13444 return (__m512) __builtin_ia32_vfmaddsubps512_maskz ((__v16sf) __A,
13445 (__v16sf) __B,
13446 (__v16sf) __C,
13499 return (__m512) __builtin_ia32_vfmaddsubps512_mask ((__v16sf) __A,
13500 (__v16sf) __B,
13501 -(__v16sf) __C,
13510 return (__m512) __builtin_ia32_vfmaddsubps512_mask ((__v16sf) __A,
13511 (__v16sf) __B,
13512 -(__v16sf) __C,
13521 return (__m512) __builtin_ia32_vfmsubaddps512_mask3 ((__v16sf) __A,
13522 (__v16sf) __B,
13523 (__v16sf) __C,
13532 return (__m512) __builtin_ia32_vfmaddsubps512_maskz ((__v16sf) __A,
13533 (__v16sf) __B,
13534 -(__v16sf) __C,
13587 return (__m512) __builtin_ia32_vfnmaddps512_mask ((__v16sf) __A,
13588 (__v16sf) __B,
13589 (__v16sf) __C,
13598 return (__m512) __builtin_ia32_vfnmaddps512_mask ((__v16sf) __A,
13599 (__v16sf) __B,
13600 (__v16sf) __C,
13609 return (__m512) __builtin_ia32_vfnmaddps512_mask3 ((__v16sf) __A,
13610 (__v16sf) __B,
13611 (__v16sf) __C,
13620 return (__m512) __builtin_ia32_vfnmaddps512_maskz ((__v16sf) __A,
13621 (__v16sf) __B,
13622 (__v16sf) __C,
13675 return (__m512) __builtin_ia32_vfnmsubps512_mask ((__v16sf) __A,
13676 (__v16sf) __B,
13677 (__v16sf) __C,
13686 return (__m512) __builtin_ia32_vfnmsubps512_mask ((__v16sf) __A,
13687 (__v16sf) __B,
13688 (__v16sf) __C,
13697 return (__m512) __builtin_ia32_vfnmsubps512_mask3 ((__v16sf) __A,
13698 (__v16sf) __B,
13699 (__v16sf) __C,
13708 return (__m512) __builtin_ia32_vfnmsubps512_maskz ((__v16sf) __A,
13709 (__v16sf) __B,
13710 (__v16sf) __C,
13847 return (__m512i) __builtin_ia32_cvttps2dq512_mask ((__v16sf) __A,
13858 return (__m512i) __builtin_ia32_cvttps2dq512_mask ((__v16sf) __A,
13868 return (__m512i) __builtin_ia32_cvttps2dq512_mask ((__v16sf) __A,
13879 return (__m512i) __builtin_ia32_cvttps2udq512_mask ((__v16sf) __A,
13890 return (__m512i) __builtin_ia32_cvttps2udq512_mask ((__v16sf) __A,
13900 return (__m512i) __builtin_ia32_cvttps2udq512_mask ((__v16sf) __A,
13911 return (__m512i) __builtin_ia32_cvtps2dq512_mask ((__v16sf) __A,
13922 return (__m512i) __builtin_ia32_cvtps2dq512_mask ((__v16sf) __A,
13932 return (__m512i) __builtin_ia32_cvtps2dq512_mask ((__v16sf) __A,
13943 return (__m512i) __builtin_ia32_cvtps2udq512_mask ((__v16sf) __A,
13954 return (__m512i) __builtin_ia32_cvtps2udq512_mask ((__v16sf) __A,
13964 return (__m512i) __builtin_ia32_cvtps2udq512_mask ((__v16sf) __A,
14016 (__v16sf)
14027 (__v16sf) __W,
14037 (__v16sf)
14048 (__v16sf)
14059 (__v16sf) __W,
14069 (__v16sf)
14118 return (__m512) __builtin_ia32_fixupimmps512_mask ((__v16sf) __A,
14119 (__v16sf) __B,
14131 return (__m512) __builtin_ia32_fixupimmps512_mask ((__v16sf) __A,
14132 (__v16sf) __B,
14144 return (__m512) __builtin_ia32_fixupimmps512_maskz ((__v16sf) __A,
14145 (__v16sf) __B,
14239 ((__m512)__builtin_ia32_fixupimmps512_mask ((__v16sf)(__m512)(X), \
14240 (__v16sf)(__m512)(Y), (__v16si)(__m512i)(Z), (int)(C), \
14244 ((__m512)__builtin_ia32_fixupimmps512_mask ((__v16sf)(__m512)(X), \
14245 (__v16sf)(__m512)(Y), (__v16si)(__m512i)(Z), (int)(C), \
14249 ((__m512)__builtin_ia32_fixupimmps512_maskz ((__v16sf)(__m512)(X), \
14250 (__v16sf)(__m512)(Y), (__v16si)(__m512i)(Z), (int)(C), \
14425 (__v16sf)
14436 (__v16sf) __W,
14446 (__v16sf)
14489 return (__m512) __builtin_ia32_getexpps512_mask ((__v16sf) __A,
14490 (__v16sf)
14500 return (__m512) __builtin_ia32_getexpps512_mask ((__v16sf) __A,
14501 (__v16sf) __W,
14510 return (__m512) __builtin_ia32_getexpps512_mask ((__v16sf) __A,
14511 (__v16sf)
14654 return (__m512) __builtin_ia32_getmantps512_mask ((__v16sf) __A,
14666 return (__m512) __builtin_ia32_getmantps512_mask ((__v16sf) __A,
14668 (__v16sf) __W, __U,
14677 return (__m512) __builtin_ia32_getmantps512_mask ((__v16sf) __A,
14679 (__v16sf)
14783 ((__m512)__builtin_ia32_getmantps512_mask ((__v16sf)(__m512)(X), \
14785 (__v16sf)_mm512_undefined_ps(), \
14790 ((__m512)__builtin_ia32_getmantps512_mask ((__v16sf)(__m512)(X), \
14792 (__v16sf)(__m512)(W), \
14797 ((__m512)__builtin_ia32_getmantps512_mask ((__v16sf)(__m512)(X), \
14799 (__v16sf)_mm512_setzero_ps(), \
14871 ((__m512)__builtin_ia32_getexpps512_mask((__v16sf)(__m512)(A), \
14872 (__v16sf)_mm512_undefined_ps(), (__mmask16)-1, _MM_FROUND_CUR_DIRECTION))
14875 ((__m512)__builtin_ia32_getexpps512_mask((__v16sf)(__m512)(A), \
14876 (__v16sf)(__m512)(W), (__mmask16)(U), _MM_FROUND_CUR_DIRECTION))
14879 ((__m512)__builtin_ia32_getexpps512_mask((__v16sf)(__m512)(A), \
14880 (__v16sf)_mm512_setzero_ps(), (__mmask16)(U), _MM_FROUND_CUR_DIRECTION))
14900 return (__m512) __builtin_ia32_rndscaleps_mask ((__v16sf) __A, __imm,
14901 (__v16sf)
14912 return (__m512) __builtin_ia32_rndscaleps_mask ((__v16sf) __C, __imm,
14913 (__v16sf) __A,
14922 return (__m512) __builtin_ia32_rndscaleps_mask ((__v16sf) __B,
14924 (__v16sf)
15047 ((__m512) __builtin_ia32_rndscaleps_mask ((__v16sf)(__m512)(A), (int)(B),\
15048 (__v16sf)_mm512_undefined_ps(), (__mmask16)(-1), _MM_FROUND_CUR_DIRECTION))
15050 ((__m512) __builtin_ia32_rndscaleps_mask ((__v16sf)(__m512)(C), \
15052 (__v16sf)(__m512)(A), \
15055 ((__m512) __builtin_ia32_rndscaleps_mask ((__v16sf)(__m512)(B), \
15057 (__v16sf)_mm512_setzero_ps(),\
15137 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15138 (__v16sf) __Y, __P,
15147 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15148 (__v16sf) __Y, __P,
15210 ((__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf)(__m512)(X), \
15211 (__v16sf)(__m512)(Y), (int)(P),\
15220 ((__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf)(__m512)(X), \
15221 (__v16sf)(__m512)(Y), (int)(P),\
15409 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15410 (__v16sf) __Y, _CMP_EQ_OQ,
15419 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15420 (__v16sf) __Y, _CMP_EQ_OQ,
15429 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15430 (__v16sf) __Y, _CMP_LT_OS,
15439 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15440 (__v16sf) __Y, _CMP_LT_OS,
15449 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15450 (__v16sf) __Y, _CMP_LE_OS,
15459 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15460 (__v16sf) __Y, _CMP_LE_OS,
15469 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15470 (__v16sf) __Y, _CMP_UNORD_Q,
15479 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15480 (__v16sf) __Y, _CMP_UNORD_Q,
15489 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15490 (__v16sf) __Y, _CMP_NEQ_UQ,
15499 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15500 (__v16sf) __Y, _CMP_NEQ_UQ,
15509 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15510 (__v16sf) __Y, _CMP_NLT_US,
15519 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15520 (__v16sf) __Y, _CMP_NLT_US,
15529 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15530 (__v16sf) __Y, _CMP_NLE_US,
15539 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15540 (__v16sf) __Y, _CMP_NLE_US,
15549 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15550 (__v16sf) __Y, _CMP_ORD_Q,
15559 return (__mmask16) __builtin_ia32_cmpps512_mask ((__v16sf) __X,
15560 (__v16sf) __Y, _CMP_ORD_Q,