Lines Matching refs:__v16sf

255 						 (__v16sf)_mm512_undefined_ps (),
264 (__v16sf)
273 (__v16sf)
325 (__v16sf)__O,
334 (__v16sf)
437 return (__m512) __builtin_ia32_xorps512_mask ((__v16sf) __A,
438 (__v16sf) __B,
439 (__v16sf)
448 return (__m512) __builtin_ia32_xorps512_mask ((__v16sf) __A,
449 (__v16sf) __B,
450 (__v16sf) __W,
458 return (__m512) __builtin_ia32_xorps512_mask ((__v16sf) __A,
459 (__v16sf) __B,
460 (__v16sf)
501 return (__m512) __builtin_ia32_orps512_mask ((__v16sf) __A,
502 (__v16sf) __B,
503 (__v16sf)
512 return (__m512) __builtin_ia32_orps512_mask ((__v16sf) __A,
513 (__v16sf) __B,
514 (__v16sf) __W,
522 return (__m512) __builtin_ia32_orps512_mask ((__v16sf) __A,
523 (__v16sf) __B,
524 (__v16sf)
566 return (__m512) __builtin_ia32_andps512_mask ((__v16sf) __A,
567 (__v16sf) __B,
568 (__v16sf)
577 return (__m512) __builtin_ia32_andps512_mask ((__v16sf) __A,
578 (__v16sf) __B,
579 (__v16sf) __W,
587 return (__m512) __builtin_ia32_andps512_mask ((__v16sf) __A,
588 (__v16sf) __B,
589 (__v16sf)
631 return (__m512) __builtin_ia32_andnps512_mask ((__v16sf) __A,
632 (__v16sf) __B,
633 (__v16sf)
643 return (__m512) __builtin_ia32_andnps512_mask ((__v16sf) __A,
644 (__v16sf) __B,
645 (__v16sf) __W,
653 return (__m512) __builtin_ia32_andnps512_mask ((__v16sf) __A,
654 (__v16sf) __B,
655 (__v16sf)
1127 return (__m512) __builtin_ia32_rangeps512_mask ((__v16sf) __A,
1128 (__v16sf) __B, __C,
1129 (__v16sf)
1140 return (__m512) __builtin_ia32_rangeps512_mask ((__v16sf) __A,
1141 (__v16sf) __B, __C,
1142 (__v16sf) __W,
1151 return (__m512) __builtin_ia32_rangeps512_mask ((__v16sf) __A,
1152 (__v16sf) __B, __C,
1153 (__v16sf)
1832 return (__m512) __builtin_ia32_reduceps512_mask ((__v16sf) __A, __B,
1833 (__v16sf)
1842 return (__m512) __builtin_ia32_reduceps512_mask ((__v16sf) __A, __B,
1843 (__v16sf) __W,
1851 return (__m512) __builtin_ia32_reduceps512_mask ((__v16sf) __A, __B,
1852 (__v16sf)
1861 return (__m256) __builtin_ia32_extractf32x8_mask ((__v16sf) __A,
1873 return (__m256) __builtin_ia32_extractf32x8_mask ((__v16sf) __A,
1884 return (__m256) __builtin_ia32_extractf32x8_mask ((__v16sf) __A,
2040 return (__m512) __builtin_ia32_rangeps512_mask ((__v16sf) __A,
2041 (__v16sf) __B, __C,
2042 (__v16sf)
2054 return (__m512) __builtin_ia32_rangeps512_mask ((__v16sf) __A,
2055 (__v16sf) __B, __C,
2056 (__v16sf) __W,
2066 return (__m512) __builtin_ia32_rangeps512_mask ((__v16sf) __A,
2067 (__v16sf) __B, __C,
2068 (__v16sf)
2115 return (__m512) __builtin_ia32_insertf32x8_mask ((__v16sf) __A,
2118 (__v16sf)
2128 return (__m512) __builtin_ia32_insertf32x8_mask ((__v16sf) __A,
2131 (__v16sf) __W,
2140 return (__m512) __builtin_ia32_insertf32x8_mask ((__v16sf) __A,
2143 (__v16sf)
2249 return (__mmask16) __builtin_ia32_fpclassps512_mask ((__v16sf) __A,
2257 return (__mmask16) __builtin_ia32_fpclassps512_mask ((__v16sf) __A,
2452 ((__m512) __builtin_ia32_reduceps512_mask ((__v16sf)(__m512)(A), \
2453 (int)(B), (__v16sf)_mm512_setzero_ps (), (__mmask16)-1))
2456 ((__m512) __builtin_ia32_reduceps512_mask ((__v16sf)(__m512)(A), \
2457 (int)(B), (__v16sf)(__m512)(W), (__mmask16)(U)))
2460 ((__m512) __builtin_ia32_reduceps512_mask ((__v16sf)(__m512)(A), \
2461 (int)(B), (__v16sf)_mm512_setzero_ps (), (__mmask16)(U)))
2464 ((__m256) __builtin_ia32_extractf32x8_mask ((__v16sf)(__m512) (X), \
2468 ((__m256) __builtin_ia32_extractf32x8_mask ((__v16sf)(__m512) (X), \
2472 ((__m256) __builtin_ia32_extractf32x8_mask ((__v16sf)(__m512) (X), \
2527 ((__m512) __builtin_ia32_rangeps512_mask ((__v16sf)(__m512)(A), \
2528 (__v16sf)(__m512)(B), (int)(C), \
2529 (__v16sf)_mm512_setzero_ps (), (__mmask16)-1, _MM_FROUND_CUR_DIRECTION))
2532 ((__m512) __builtin_ia32_rangeps512_mask ((__v16sf)(__m512)(A), \
2533 (__v16sf)(__m512)(B), (int)(C), \
2534 (__v16sf)(__m512)(W), (__mmask16)(U), _MM_FROUND_CUR_DIRECTION))
2537 ((__m512) __builtin_ia32_rangeps512_mask ((__v16sf)(__m512)(A), \
2538 (__v16sf)(__m512)(B), (int)(C), \
2539 (__v16sf)_mm512_setzero_ps (), (__mmask16)(U), _MM_FROUND_CUR_DIRECTION))
2557 ((__m512) __builtin_ia32_rangeps512_mask ((__v16sf)(__m512)(A), \
2558 (__v16sf)(__m512)(B), (int)(C), \
2559 (__v16sf)_mm512_setzero_ps (), (__mmask16)-1, (R)))
2562 ((__m512) __builtin_ia32_rangeps512_mask ((__v16sf)(__m512)(A), \
2563 (__v16sf)(__m512)(B), (int)(C), \
2564 (__v16sf)(__m512)(W), (__mmask16)(U), (R)))
2567 ((__m512) __builtin_ia32_rangeps512_mask ((__v16sf)(__m512)(A), \
2568 (__v16sf)(__m512)(B), (int)(C), \
2569 (__v16sf)_mm512_setzero_ps (), (__mmask16)(U), (R)))
2601 ((__m512) __builtin_ia32_insertf32x8_mask ((__v16sf)(__m512) (X), \
2603 (__v16sf)(__m512)_mm512_setzero_ps (),\
2607 ((__m512) __builtin_ia32_insertf32x8_mask ((__v16sf)(__m512) (X), \
2609 (__v16sf)(__m512)(W),\
2613 ((__m512) __builtin_ia32_insertf32x8_mask ((__v16sf)(__m512) (X), \
2615 (__v16sf)(__m512)_mm512_setzero_ps (),\
2657 ((__mmask16) __builtin_ia32_fpclassps512_mask ((__v16sf) (__m512) (x),\
2665 ((__mmask16) __builtin_ia32_fpclassps512_mask ((__v16sf) (__m512) (x),\