Lines Matching refs:cfg_msw
577 ushort cfg_msw;
922 ushort cfg_msw; /* 01 unused */
991 ushort cfg_msw; /* 01 unused */
1093 ushort cfg_msw; /* 01 unused */
8934 ushort cfg_msw, cfg_lsw;
8958 cfg_msw = AscGetChipCfgMsw(iop_base);
8960 if ((cfg_msw & ASC_CFG_MSW_CLR_MASK) != 0) {
8961 cfg_msw &= ~ASC_CFG_MSW_CLR_MASK;
8963 AscSetChipCfgMsw(iop_base, cfg_msw);
8978 if (eep_config->cfg_msw != cfg_msw) {
8980 eep_config->cfg_msw =
8985 eep_config->cfg_msw &= ~ASC_CFG_MSW_CLR_MASK;
9035 eep_config->cfg_msw |= 0x0800;
9036 cfg_msw |= 0x0800;
9037 AscSetChipCfgMsw(iop_base, cfg_msw);
9076 eep_config->cfg_msw = AscGetChipCfgMsw(iop_base);
9150 unsigned short cfg_msw;
9161 cfg_msw = AscGetChipCfgMsw(iop_base);
9162 if ((cfg_msw & ASC_CFG_MSW_CLR_MASK) != 0) {
9163 cfg_msw &= ~ASC_CFG_MSW_CLR_MASK;
9165 AscSetChipCfgMsw(iop_base, cfg_msw);
9177 cfg_msw &= 0xFFC0;
9178 AscSetChipCfgMsw(iop_base, cfg_msw);
9250 0x0000, /* cfg_msw */
9288 0, /* cfg_msw */
9326 0x0000, /* 01 cfg_msw */
9391 0, /* 01 cfg_msw */
9456 0x0000, /* 01 cfg_msw */
9521 0, /* 01 cfg_msw */