Lines Matching refs:SPARX5_P

812 #define SPARX5_P(p, f0, f1, f2)					\
820 SPARX5_P(0, SG0, PLL_STAT, NONE);
821 SPARX5_P(1, SG0, NONE, NONE);
822 SPARX5_P(2, SG0, NONE, NONE);
823 SPARX5_P(3, SG0, NONE, NONE);
824 SPARX5_P(4, SG1, NONE, NONE);
825 SPARX5_P(5, SG1, NONE, NONE);
826 SPARX5_P(6, IRQ0_IN, IRQ0_OUT, SFP);
827 SPARX5_P(7, IRQ1_IN, IRQ1_OUT, SFP);
828 SPARX5_P(8, PTP0, NONE, SFP);
829 SPARX5_P(9, PTP1, SFP, TWI_SCL_M);
830 SPARX5_P(10, UART, NONE, NONE);
831 SPARX5_P(11, UART, NONE, NONE);
832 SPARX5_P(12, SG1, NONE, NONE);
833 SPARX5_P(13, SG1, NONE, NONE);
834 SPARX5_P(14, TWI, TWI_SCL_M, NONE);
835 SPARX5_P(15, TWI, NONE, NONE);
836 SPARX5_P(16, SI, TWI_SCL_M, SFP);
837 SPARX5_P(17, SI, TWI_SCL_M, SFP);
838 SPARX5_P(18, SI, TWI_SCL_M, SFP);
839 SPARX5_P(19, PCI_WAKE, TWI_SCL_M, SFP);
840 SPARX5_P(20, IRQ0_OUT, TWI_SCL_M, SFP);
841 SPARX5_P(21, IRQ1_OUT, TACHO, SFP);
842 SPARX5_P(22, TACHO, IRQ0_OUT, TWI_SCL_M);
843 SPARX5_P(23, PWM, UART3, TWI_SCL_M);
844 SPARX5_P(24, PTP2, UART3, TWI_SCL_M);
845 SPARX5_P(25, PTP3, SI, TWI_SCL_M);
846 SPARX5_P(26, UART2, SI, TWI_SCL_M);
847 SPARX5_P(27, UART2, SI, TWI_SCL_M);
848 SPARX5_P(28, TWI2, SI, SFP);
849 SPARX5_P(29, TWI2, SI, SFP);
850 SPARX5_P(30, SG2, SI, PWM);
851 SPARX5_P(31, SG2, SI, TWI_SCL_M);
852 SPARX5_P(32, SG2, SI, TWI_SCL_M);
853 SPARX5_P(33, SG2, SI, SFP);
854 SPARX5_P(34, NONE, TWI_SCL_M, EMMC);
855 SPARX5_P(35, SFP, TWI_SCL_M, EMMC);
856 SPARX5_P(36, SFP, TWI_SCL_M, EMMC);
857 SPARX5_P(37, SFP, NONE, EMMC);
858 SPARX5_P(38, NONE, TWI_SCL_M, EMMC);
859 SPARX5_P(39, SI2, TWI_SCL_M, EMMC);
860 SPARX5_P(40, SI2, TWI_SCL_M, EMMC);
861 SPARX5_P(41, SI2, TWI_SCL_M, EMMC);
862 SPARX5_P(42, SI2, TWI_SCL_M, EMMC);
863 SPARX5_P(43, SI2, TWI_SCL_M, EMMC);
864 SPARX5_P(44, SI, SFP, EMMC);
865 SPARX5_P(45, SI, SFP, EMMC);
866 SPARX5_P(46, NONE, SFP, EMMC);
867 SPARX5_P(47, NONE, SFP, EMMC);
868 SPARX5_P(48, TWI3, SI, SFP);
869 SPARX5_P(49, TWI3, NONE, SFP);
870 SPARX5_P(50, SFP, NONE, TWI_SCL_M);
871 SPARX5_P(51, SFP, SI, TWI_SCL_M);
872 SPARX5_P(52, SFP, MIIM, TWI_SCL_M);
873 SPARX5_P(53, SFP, MIIM, TWI_SCL_M);
874 SPARX5_P(54, SFP, PTP2, TWI_SCL_M);
875 SPARX5_P(55, SFP, PTP3, PCI_WAKE);
876 SPARX5_P(56, MIIM, SFP, TWI_SCL_M);
877 SPARX5_P(57, MIIM, SFP, TWI_SCL_M);
878 SPARX5_P(58, MIIM, SFP, TWI_SCL_M);
879 SPARX5_P(59, MIIM, SFP, NONE);
880 SPARX5_P(60, RECO_CLK, NONE, NONE);
881 SPARX5_P(61, RECO_CLK, NONE, NONE);
882 SPARX5_P(62, RECO_CLK, PLL_STAT, NONE);
883 SPARX5_P(63, RECO_CLK, NONE, NONE);