Lines Matching defs:sioaddr

554 	int sioaddr;
578 int sioaddr;
746 err = superio_enter(data->sioaddr, has_noconf(data));
749 superio_select(data->sioaddr, PME);
750 superio_outb(data->sioaddr, IT87_SPECIAL_CFG_REG,
752 superio_exit(data->sioaddr, has_noconf(data));
762 err = superio_enter(data->sioaddr, has_noconf(data));
766 superio_select(data->sioaddr, PME);
767 superio_outb(data->sioaddr, IT87_SPECIAL_CFG_REG,
769 superio_exit(data->sioaddr, has_noconf(data));
2692 static int __init it87_find(int sioaddr, unsigned short *address,
2701 err = superio_enter(sioaddr, true);
2706 chip_type = superio_inw(sioaddr, DEVID);
2710 __superio_enter(sioaddr);
2713 chip_type = superio_inw(sioaddr, DEVID);
2808 __superio_enter(sioaddr);
2812 superio_select(sioaddr, PME);
2813 if (!(superio_inb(sioaddr, IT87_ACT_REG) & 0x01)) {
2815 config->model, sioaddr);
2819 *address = superio_inw(sioaddr, IT87_BASE_REG) & ~(IT87_EXTENT - 1);
2822 config->model, sioaddr);
2827 sio_data->sioaddr = sioaddr;
2828 sio_data->revision = superio_inb(sioaddr, DEVREV) & 0x0f;
2859 superio_select(sioaddr, 5);
2860 sio_data->beep_pin = superio_inb(sioaddr,
2865 superio_select(sioaddr, GPIO);
2867 reg25 = superio_inb(sioaddr, IT87_SIO_GPIO1_REG);
2868 reg27 = superio_inb(sioaddr, IT87_SIO_GPIO3_REG);
2869 reg2a = superio_inb(sioaddr, IT87_SIO_PINX1_REG);
2870 reg2c = superio_inb(sioaddr, IT87_SIO_PINX2_REG);
2871 regef = superio_inb(sioaddr, IT87_SIO_SPI_REG);
2914 superio_outb(sioaddr, IT87_SIO_PINX2_REG,
2928 sio_data->beep_pin = superio_inb(sioaddr,
2933 superio_select(sioaddr, GPIO);
2935 reg27 = superio_inb(sioaddr, IT87_SIO_GPIO3_REG);
2944 reg29 = superio_inb(sioaddr, IT87_SIO_GPIO5_REG);
2953 sio_data->beep_pin = superio_inb(sioaddr,
2958 superio_select(sioaddr, GPIO);
2961 reg = superio_inb(sioaddr, IT87_SIO_GPIO1_REG);
2966 reg = superio_inb(sioaddr, IT87_SIO_GPIO2_REG);
2973 reg = superio_inb(sioaddr, IT87_SIO_GPIO3_REG);
2980 reg = superio_inb(sioaddr, IT87_SIO_GPIO4_REG);
2985 reg = superio_inb(sioaddr, IT87_SIO_GPIO5_REG);
2997 reg = superio_inb(sioaddr, IT87_SIO_PINX2_REG);
3003 sio_data->beep_pin = superio_inb(sioaddr,
3008 superio_select(sioaddr, GPIO);
3011 reg = superio_inb(sioaddr, IT87_SIO_GPIO1_REG);
3018 reg = superio_inb(sioaddr, IT87_SIO_GPIO3_REG);
3029 reg = superio_inb(sioaddr, IT87_SIO_GPIO5_REG);
3036 reg = superio_inb(sioaddr, IT87_SIO_PINX2_REG);
3040 sio_data->beep_pin = superio_inb(sioaddr,
3045 superio_select(sioaddr, GPIO);
3048 reg = superio_inb(sioaddr, IT87_SIO_GPIO5_REG);
3055 reg = superio_inb(sioaddr, IT87_SIO_GPIO3_REG);
3064 reg = superio_inb(sioaddr, IT87_SIO_PINX2_REG);
3068 sio_data->beep_pin = superio_inb(sioaddr,
3074 superio_select(sioaddr, GPIO);
3078 reg = superio_inb(sioaddr, IT87_SIO_GPIO2_REG);
3099 reg = superio_inb(sioaddr, IT87_SIO_GPIO3_REG);
3115 reg = superio_inb(sioaddr, IT87_SIO_GPIO5_REG);
3123 sio_data->vid_value = superio_inb(sioaddr,
3126 reg = superio_inb(sioaddr, IT87_SIO_PINX2_REG);
3146 superio_outb(sioaddr, IT87_SIO_PINX2_REG, reg);
3169 sio_data->beep_pin = superio_inb(sioaddr,
3182 superio_select(sioaddr, PME);
3183 reg = superio_inb(sioaddr, IT87_SPECIAL_CFG_REG);
3189 superio_exit(sioaddr, !enabled);
3420 data->sioaddr = sio_data->sioaddr;
3566 err = superio_enter(data->sioaddr, has_noconf(data));
3574 superio_select(data->sioaddr, GPIO);
3576 reg2c = superio_inb(data->sioaddr, IT87_SIO_PINX2_REG);
3582 superio_outb(data->sioaddr, IT87_SIO_PINX2_REG,
3586 superio_exit(data->sioaddr, has_noconf(data));
3717 int sioaddr[2] = { REG_2E, REG_4E };
3729 for (i = 0; i < ARRAY_SIZE(sioaddr); i++) {
3732 err = it87_find(sioaddr[i], &isa_address[i], &sio_data, i);