Lines Matching refs:ATOM_PPLL_INVALID
412 case ATOM_PPLL_INVALID:
428 case ATOM_PPLL_INVALID:
493 case ATOM_PPLL_INVALID:
512 case ATOM_PPLL_INVALID:
1080 case ATOM_PPLL_INVALID:
1735 if (test_radeon_crtc->pll_id != ATOM_PPLL_INVALID)
1768 if (test_radeon_crtc->pll_id != ATOM_PPLL_INVALID)
1772 return ATOM_PPLL_INVALID;
1795 return ATOM_PPLL_INVALID;
1810 if (test_radeon_crtc->pll_id != ATOM_PPLL_INVALID)
1818 (test_radeon_crtc->pll_id != ATOM_PPLL_INVALID))
1822 return ATOM_PPLL_INVALID;
1833 * an external DP PLL, return ATOM_PPLL_INVALID to skip PLL programming
1835 * allocate a PLL, return ATOM_PPLL_INVALID to skip PLL programming to
1876 return ATOM_PPLL_INVALID;
1880 if (pll != ATOM_PPLL_INVALID)
1886 if (pll != ATOM_PPLL_INVALID)
1899 return ATOM_PPLL_INVALID;
1910 return ATOM_PPLL_INVALID;
1924 return ATOM_PPLL_INVALID;
1928 if (pll != ATOM_PPLL_INVALID)
1934 if (pll != ATOM_PPLL_INVALID)
1944 return ATOM_PPLL_INVALID;
1950 return ATOM_PPLL_INVALID;
1958 return ATOM_PPLL_INVALID;
1966 * Setting ATOM_PPLL_INVALID will cause SetPixelClock to skip
1973 return ATOM_PPLL_INVALID;
1983 if (pll != ATOM_PPLL_INVALID)
1989 if (pll != ATOM_PPLL_INVALID)
1999 return ATOM_PPLL_INVALID;
2118 if ((radeon_crtc->pll_id == ATOM_PPLL_INVALID) &&
2207 radeon_crtc->pll_id = ATOM_PPLL_INVALID;
2259 radeon_crtc->pll_id = ATOM_PPLL_INVALID;