Lines Matching refs:MMEA5_ADDRDEC2_BASE_ADDR_SECCS2__BASE_ADDR__SHIFT
27112 #define MMEA5_ADDRDEC2_BASE_ADDR_SECCS2__BASE_ADDR__SHIFT 0x1