Lines Matching refs:u32

28 	u32 ch_control1;				/* 0x0000 */
29 u32 ch_control2; /* 0x0004 */
30 u32 transfer_size; /* 0x0008 */
34 u32 lsb; /* 0x000c */
35 u32 msb; /* 0x0010 */
41 u32 lsb; /* 0x0014 */
42 u32 msb; /* 0x0018 */
48 u32 lsb; /* 0x001c */
49 u32 msb; /* 0x0020 */
56 u32 padding_1[55]; /* 0x0224..0x02fc */
58 u32 padding_2[55]; /* 0x0324..0x03fc */
62 u32 padding_1; /* 0x00f8 */
63 u32 wr_engine_chgroup; /* 0x0100 */
64 u32 rd_engine_chgroup; /* 0x0104 */
68 u32 lsb; /* 0x0108 */
69 u32 msb; /* 0x010c */
72 u32 padding_2[2]; /* 0x0110..0x0114 */
76 u32 lsb; /* 0x0120 */
77 u32 msb; /* 0x0124 */
80 u32 padding_3[2]; /* 0x0120..0x0124 */
81 u32 wr_ch0_pwr_en; /* 0x0128 */
82 u32 wr_ch1_pwr_en; /* 0x012c */
83 u32 wr_ch2_pwr_en; /* 0x0130 */
84 u32 wr_ch3_pwr_en; /* 0x0134 */
85 u32 wr_ch4_pwr_en; /* 0x0138 */
86 u32 wr_ch5_pwr_en; /* 0x013c */
87 u32 wr_ch6_pwr_en; /* 0x0140 */
88 u32 wr_ch7_pwr_en; /* 0x0144 */
89 u32 padding_4[8]; /* 0x0148..0x0164 */
90 u32 rd_ch0_pwr_en; /* 0x0168 */
91 u32 rd_ch1_pwr_en; /* 0x016c */
92 u32 rd_ch2_pwr_en; /* 0x0170 */
93 u32 rd_ch3_pwr_en; /* 0x0174 */
94 u32 rd_ch4_pwr_en; /* 0x0178 */
95 u32 rd_ch5_pwr_en; /* 0x018c */
96 u32 rd_ch6_pwr_en; /* 0x0180 */
97 u32 rd_ch7_pwr_en; /* 0x0184 */
98 u32 padding_5[30]; /* 0x0188..0x01fc */
103 u32 viewport_sel; /* 0x00f8 */
109 u32 ctrl_data_arb_prior; /* 0x0000 */
110 u32 padding_1; /* 0x0004 */
111 u32 ctrl; /* 0x0008 */
112 u32 wr_engine_en; /* 0x000c */
113 u32 wr_doorbell; /* 0x0010 */
114 u32 padding_2; /* 0x0014 */
118 u32 lsb; /* 0x0018 */
119 u32 msb; /* 0x001c */
122 u32 padding_3[3]; /* 0x0020..0x0028 */
123 u32 rd_engine_en; /* 0x002c */
124 u32 rd_doorbell; /* 0x0030 */
125 u32 padding_4; /* 0x0034 */
129 u32 lsb; /* 0x0038 */
130 u32 msb; /* 0x003c */
133 u32 padding_5[3]; /* 0x0040..0x0048 */
135 u32 wr_int_status; /* 0x004c */
136 u32 padding_6; /* 0x0050 */
137 u32 wr_int_mask; /* 0x0054 */
138 u32 wr_int_clear; /* 0x0058 */
139 u32 wr_err_status; /* 0x005c */
143 u32 lsb; /* 0x0060 */
144 u32 msb; /* 0x0064 */
150 u32 lsb; /* 0x0068 */
151 u32 msb; /* 0x006c */
154 u32 wr_ch01_imwr_data; /* 0x0070 */
155 u32 wr_ch23_imwr_data; /* 0x0074 */
156 u32 wr_ch45_imwr_data; /* 0x0078 */
157 u32 wr_ch67_imwr_data; /* 0x007c */
158 u32 padding_7[4]; /* 0x0080..0x008c */
159 u32 wr_linked_list_err_en; /* 0x0090 */
160 u32 padding_8[3]; /* 0x0094..0x009c */
161 u32 rd_int_status; /* 0x00a0 */
162 u32 padding_9; /* 0x00a4 */
163 u32 rd_int_mask; /* 0x00a8 */
164 u32 rd_int_clear; /* 0x00ac */
165 u32 padding_10; /* 0x00b0 */
169 u32 lsb; /* 0x00b4 */
170 u32 msb; /* 0x00b8 */
173 u32 padding_11[2]; /* 0x00bc..0x00c0 */
174 u32 rd_linked_list_err_en; /* 0x00c4 */
175 u32 padding_12; /* 0x00c8 */
179 u32 lsb; /* 0x00cc */
180 u32 msb; /* 0x00d0 */
186 u32 lsb; /* 0x00d4 */
187 u32 msb; /* 0x00d8 */
190 u32 rd_ch01_imwr_data; /* 0x00dc */
191 u32 rd_ch23_imwr_data; /* 0x00e0 */
192 u32 rd_ch45_imwr_data; /* 0x00e4 */
193 u32 rd_ch67_imwr_data; /* 0x00e8 */
194 u32 padding_13[4]; /* 0x00ec..0x00f8 */
203 u32 control;
204 u32 transfer_size;
208 u32 lsb;
209 u32 msb;
215 u32 lsb;
216 u32 msb;
222 u32 control;
223 u32 reserved;
227 u32 lsb;
228 u32 msb;