Lines Matching refs:csr_base_addr

180 	u32 (*read_csr_ring_head)(void __iomem *csr_base_addr, u32 bank,
182 void (*write_csr_ring_head)(void __iomem *csr_base_addr, u32 bank,
184 u32 (*read_csr_ring_tail)(void __iomem *csr_base_addr, u32 bank,
186 void (*write_csr_ring_tail)(void __iomem *csr_base_addr, u32 bank,
188 u32 (*read_csr_stat)(void __iomem *csr_base_addr, u32 bank);
189 u32 (*read_csr_uo_stat)(void __iomem *csr_base_addr, u32 bank);
190 u32 (*read_csr_e_stat)(void __iomem *csr_base_addr, u32 bank);
191 u32 (*read_csr_ne_stat)(void __iomem *csr_base_addr, u32 bank);
192 u32 (*read_csr_nf_stat)(void __iomem *csr_base_addr, u32 bank);
193 u32 (*read_csr_f_stat)(void __iomem *csr_base_addr, u32 bank);
194 u32 (*read_csr_c_stat)(void __iomem *csr_base_addr, u32 bank);
195 u32 (*read_csr_exp_stat)(void __iomem *csr_base_addr, u32 bank);
196 u32 (*read_csr_exp_int_en)(void __iomem *csr_base_addr, u32 bank);
197 void (*write_csr_exp_int_en)(void __iomem *csr_base_addr, u32 bank,
199 u32 (*read_csr_ring_config)(void __iomem *csr_base_addr, u32 bank,
201 void (*write_csr_ring_config)(void __iomem *csr_base_addr, u32 bank,
203 dma_addr_t (*read_csr_ring_base)(void __iomem *csr_base_addr, u32 bank,
205 void (*write_csr_ring_base)(void __iomem *csr_base_addr, u32 bank,
207 u32 (*read_csr_int_en)(void __iomem *csr_base_addr, u32 bank);
208 void (*write_csr_int_en)(void __iomem *csr_base_addr, u32 bank,
210 u32 (*read_csr_int_flag)(void __iomem *csr_base_addr, u32 bank);
211 void (*write_csr_int_flag)(void __iomem *csr_base_addr, u32 bank,
213 u32 (*read_csr_int_srcsel)(void __iomem *csr_base_addr, u32 bank);
214 void (*write_csr_int_srcsel)(void __iomem *csr_base_addr, u32 bank);
215 void (*write_csr_int_srcsel_w_val)(void __iomem *csr_base_addr,
217 u32 (*read_csr_int_col_en)(void __iomem *csr_base_addr, u32 bank);
218 void (*write_csr_int_col_en)(void __iomem *csr_base_addr, u32 bank,
220 u32 (*read_csr_int_col_ctl)(void __iomem *csr_base_addr, u32 bank);
221 void (*write_csr_int_col_ctl)(void __iomem *csr_base_addr, u32 bank,
223 u32 (*read_csr_int_flag_and_col)(void __iomem *csr_base_addr,
225 void (*write_csr_int_flag_and_col)(void __iomem *csr_base_addr,
227 u32 (*read_csr_ring_srv_arb_en)(void __iomem *csr_base_addr, u32 bank);
228 void (*write_csr_ring_srv_arb_en)(void __iomem *csr_base_addr, u32 bank,