Lines Matching refs:u64

211 	u64 value;
214 u64 raz_4_63 : 60;
215 u64 ucode_len : 1;
216 u64 ucode_blk : 3;
218 u64 ucode_blk : 3;
219 u64 ucode_len : 1;
220 u64 raz_4_63 : 60;
230 u64 value;
233 u64 raz_40_63 : 24;
234 u64 exec_0_to_39 : 40;
236 u64 exec_0_to_39 : 40;
237 u64 raz_40_63 : 24;
247 u64 value;
250 u64 raz_40_63 : 24;
251 u64 exec_40_to_79 : 40;
253 u64 exec_40_to_79 : 40;
254 u64 raz_40_63 : 24;
264 u64 value;
267 u64 raz_32_63 : 32;
268 u64 dbell_count : 32;
270 u64 dbell_count : 32;
271 u64 raz_32_63 : 32;
282 u64 value;
285 u64 raz_32_63 : 32;
286 u64 host_queue_size : 32;
288 u64 host_queue_size : 32;
289 u64 raz_32_63 : 32;
300 u64 value;
303 u64 raz_32_63 : 32;
304 u64 commands_completed_threshold : 32;
306 u64 commands_completed_threshold : 32;
307 u64 raz_32_63 : 32;
320 u64 value;
323 u64 raz_34_63 : 30;
324 u64 resend : 1;
325 u64 completion_status : 1;
326 u64 commands_completed_count : 32;
328 u64 commands_completed_count : 32;
329 u64 completion_status : 1;
330 u64 resend : 1;
331 u64 raz_34_63 : 30;
341 u64 value;
344 u64 raz_1_63 : 63;
345 u64 queue_enable : 1;
347 u64 queue_enable : 1;
348 u64 raz_1_63 : 63;
358 u64 value;
361 u64 raz_1_63 : 63;
362 u64 queue_active : 1;
364 u64 queue_active : 1;
365 u64 raz_1_63 : 63;
378 u64 value;
381 u64 valid : 1;
382 u64 raz_52_62 : 11;
383 u64 ae_fuse : 20;
384 u64 raz_16_31 : 16;
385 u64 se_fuse : 16;
387 u64 se_fuse : 16;
388 u64 raz_16_31 : 16;
389 u64 ae_fuse : 20;
390 u64 raz_52_62 : 11;
391 u64 valid : 1;
402 u64 value;
405 u64 raz : 48;
406 u64 enable : 16;
408 u64 enable : 16;
409 u64 raz : 48;
420 u64 value;
423 u64 raz : 44;
424 u64 enable : 20;
426 u64 enable : 20;
427 u64 raz : 44;
438 u64 value;
441 u64 raz2 : 12;
442 u64 ae_wd : 20;
443 u64 raz1 : 16;
444 u64 se_wd : 16;
446 u64 se_wd : 16;
447 u64 raz1 : 16;
448 u64 ae_wd : 20;
449 u64 raz2 : 12;
460 u64 value;
463 u64 raz_52_63 : 12;
464 u64 ae_ge : 20;
465 u64 raz_16_31: 16;
466 u64 se_ge : 16;
468 u64 se_ge : 16;
469 u64 raz_16_31: 16;
470 u64 ae_ge : 20;
471 u64 raz_52_63 : 12;
485 u64 value;
488 u64 raz : 61;
489 u64 rh : 1;
490 u64 z : 1;
491 u64 enb : 1;
493 u64 enb : 1;
494 u64 z : 1;
495 u64 rh : 1;
496 u64 raz : 61;
521 u64 value;
524 u64 slc_int : 1;
525 u64 uns_int : 1;
526 u64 in_int : 1;
527 u64 mbox_int : 1;
528 u64 resend : 1;
529 u64 raz : 5;
530 u64 timer : 22;
531 u64 cnt : 32;
533 u64 cnt : 32;
534 u64 timer : 22;
535 u64 raz : 5;
536 u64 resend : 1;
537 u64 mbox_int : 1;
538 u64 in_int : 1;
539 u64 uns_int : 1;
540 u64 slc_int : 1;
554 u64 value;
557 u64 bmode : 1;
558 u64 raz : 9;
559 u64 timet : 22;
560 u64 cnt : 32;
562 u64 cnt : 32;
563 u64 timet : 22;
564 u64 raz : 9;
565 u64 bmode : 1;
580 u64 value;
583 u64 raz : 54;
584 u64 uns_wto : 1;
585 u64 in_err : 1;
586 u64 uns_err : 1;
587 u64 slc_err : 1;
588 u64 in_dbe : 1;
589 u64 in_sbe : 1;
590 u64 uns_dbe : 1;
591 u64 uns_sbe : 1;
592 u64 slc_dbe : 1;
593 u64 slc_sbe : 1;
595 u64 slc_sbe : 1;
596 u64 slc_dbe : 1;
597 u64 uns_sbe : 1;
598 u64 uns_dbe : 1;
599 u64 in_sbe : 1;
600 u64 in_dbe : 1;
601 u64 slc_err : 1;
602 u64 uns_err : 1;
603 u64 in_err : 1;
604 u64 uns_wto : 1;
605 u64 raz : 54;
647 u64 value;
650 u64 slc_int : 1;
651 u64 uns_int : 1;
652 u64 in_int : 1;
653 u64 mbox_int : 1;
654 u64 resend : 1;
655 u64 raz : 27;
656 u64 cnt : 32;
658 u64 cnt : 32;
659 u64 raz : 27;
660 u64 resend : 1;
661 u64 mbox_int : 1;
662 u64 in_int : 1;
663 u64 uns_int : 1;
664 u64 slc_int : 1;
676 u64 value;
679 u64 raz : 62;
680 u64 is64b : 1;
681 u64 enb : 1;
683 u64 enb : 1;
684 u64 is64b : 1;
685 u64 raz : 62;
695 u64 value;
698 u64 raz : 32;
699 u64 rsize : 32;
701 u64 rsize : 32;
702 u64 raz : 32;
717 u64 value;
720 u64 aoff : 32;
721 u64 dbell : 32;
723 u64 dbell : 32;
724 u64 aoff : 32;
743 u64 value;
746 u64 raz4 : 55;
747 u64 host_nps_wr_err : 1;
748 u64 npco_dma_malform : 1;
749 u64 exec_wr_timeout : 1;
750 u64 host_wr_timeout : 1;
751 u64 host_wr_err : 1;
752 u64 raz3 : 1;
753 u64 raz2 : 1;
754 u64 raz1 : 1;
755 u64 raz0 : 1;
757 u64 raz0 : 1;
758 u64 raz1 : 1;
759 u64 raz2 : 1;
760 u64 raz3 : 1;
761 u64 host_wr_err : 1;
762 u64 host_wr_timeout : 1;
763 u64 exec_wr_timeout : 1;
764 u64 npco_dma_malform : 1;
765 u64 host_nps_wr_err : 1;
766 u64 raz4 : 55;
793 u64 value;
796 u64 raz :55;
797 u64 ilk_disable :1;
798 u64 obaf :1;
799 u64 ibaf :1;
800 u64 zaf :1;
801 u64 aeaf :1;
802 u64 seaf :1;
803 u64 cfg :3;
805 u64 cfg :3;
806 u64 seaf :1;
807 u64 aeaf :1;
808 u64 zaf :1;
809 u64 ibaf :1;
810 u64 obaf :1;
811 u64 ilk_disable :1;
812 u64 raz :55;
847 u64 value;
850 u64 resend : 1;
851 u64 raz : 43;
852 u64 ocla : 1;
853 u64 mbox : 1;
854 u64 emu : 4;
855 u64 bmo : 1;
856 u64 bmi : 1;
857 u64 aqm : 1;
858 u64 zqm : 1;
859 u64 efl : 1;
860 u64 ilk : 1;
861 u64 lbc : 1;
862 u64 pem : 1;
863 u64 pom : 1;
864 u64 ucd : 1;
865 u64 zctl : 1;
866 u64 lbm : 1;
867 u64 nps_pkt : 1;
868 u64 nps_core : 1;
870 u64 nps_core : 1;
871 u64 nps_pkt : 1;
872 u64 lbm : 1;
873 u64 zctl: 1;
874 u64 ucd : 1;
875 u64 pom : 1;
876 u64 pem : 1;
877 u64 lbc : 1;
878 u64 ilk : 1;
879 u64 efl : 1;
880 u64 zqm : 1;
881 u64 aqm : 1;
882 u64 bmi : 1;
883 u64 bmo : 1;
884 u64 emu : 4;
885 u64 mbox : 1;
886 u64 ocla : 1;
887 u64 raz : 43;
888 u64 resend : 1;
911 u64 value;
914 u64 raz : 57;
915 u64 epci_decode_err : 1;
916 u64 ae_err : 1;
917 u64 se_err : 1;
918 u64 dbe : 1;
919 u64 sbe : 1;
920 u64 d_left : 1;
921 u64 len_ovr : 1;
923 u64 len_ovr : 1;
924 u64 d_left : 1;
925 u64 sbe : 1;
926 u64 dbe : 1;
927 u64 se_err : 1;
928 u64 ae_err : 1;
929 u64 epci_decode_err : 1;
930 u64 raz : 57;
945 u64 value;
948 u64 raz_7_63 : 57;
949 u64 epci_decode_err : 1;
950 u64 raz_2_5 : 4;
951 u64 d_left : 1;
952 u64 len_ovr : 1;
954 u64 len_ovr : 1;
955 u64 d_left : 1;
956 u64 raz_2_5 : 4;
957 u64 epci_decode_err : 1;
958 u64 raz_7_63 : 57;
975 u64 value;
978 u64 raz_9_63 : 55;
979 u64 ent_sel : 4;
980 u64 exp_ent : 1;
981 u64 rng_rst : 1;
982 u64 rnm_rst : 1;
983 u64 rng_en : 1;
984 u64 ent_en : 1;
986 u64 ent_en : 1;
987 u64 rng_en : 1;
988 u64 rnm_rst : 1;
989 u64 rng_rst : 1;
990 u64 exp_ent : 1;
991 u64 ent_sel : 4;
992 u64 raz_9_63 : 55;
1018 u64 value;
1021 u64 raz_56_63 : 8;
1022 u64 ilk_hdrq_thrsh : 8;
1023 u64 nps_hdrq_thrsh : 8;
1024 u64 totl_hdrq_thrsh : 8;
1025 u64 ilk_free_thrsh : 8;
1026 u64 nps_free_thrsh : 8;
1027 u64 totl_free_thrsh : 8;
1028 u64 max_pkt_len : 8;
1030 u64 max_pkt_len : 8;
1031 u64 totl_free_thrsh : 8;
1032 u64 nps_free_thrsh : 8;
1033 u64 ilk_free_thrsh : 8;
1034 u64 totl_hdrq_thrsh : 8;
1035 u64 nps_hdrq_thrsh : 8;
1036 u64 ilk_hdrq_thrsh : 8;
1037 u64 raz_56_63 : 8;
1068 u64 value;
1071 u64 raz_13_63 : 51;
1072 u64 ilk_req_oflw : 1;
1073 u64 nps_req_oflw : 1;
1074 u64 raz_10 : 1;
1075 u64 raz_9 : 1;
1076 u64 fpf_undrrn : 1;
1077 u64 eop_err_ilk : 1;
1078 u64 eop_err_nps : 1;
1079 u64 sop_err_ilk : 1;
1080 u64 sop_err_nps : 1;
1081 u64 pkt_rcv_err_ilk : 1;
1082 u64 pkt_rcv_err_nps : 1;
1083 u64 max_len_err_ilk : 1;
1084 u64 max_len_err_nps : 1;
1086 u64 max_len_err_nps : 1;
1087 u64 max_len_err_ilk : 1;
1088 u64 pkt_rcv_err_nps : 1;
1089 u64 pkt_rcv_err_ilk : 1;
1090 u64 sop_err_nps : 1;
1091 u64 sop_err_ilk : 1;
1092 u64 eop_err_nps : 1;
1093 u64 eop_err_ilk : 1;
1094 u64 fpf_undrrn : 1;
1095 u64 raz_9 : 1;
1096 u64 raz_10 : 1;
1097 u64 nps_req_oflw : 1;
1098 u64 ilk_req_oflw : 1;
1099 u64 raz_13_63 : 51;
1121 u64 value;
1124 u64 arb_sel : 1;
1125 u64 raz_32_62 : 31;
1126 u64 ilk_buf_thrsh : 8;
1127 u64 nps_slc_buf_thrsh : 8;
1128 u64 nps_uns_buf_thrsh : 8;
1129 u64 totl_buf_thrsh : 8;
1131 u64 totl_buf_thrsh : 8;
1132 u64 nps_uns_buf_thrsh : 8;
1133 u64 nps_slc_buf_thrsh : 8;
1134 u64 ilk_buf_thrsh : 8;
1135 u64 raz_32_62 : 31;
1136 u64 arb_sel : 1;
1147 u64 value;
1150 u64 raz2 : 60;
1151 u64 illegal_intf : 1;
1152 u64 illegal_dport : 1;
1153 u64 raz1 : 1;
1154 u64 raz0 : 1;
1156 u64 raz0 : 1;
1157 u64 raz1 : 1;
1158 u64 illegal_dport : 1;
1159 u64 illegal_intf : 1;
1160 u64 raz2 : 60;
1176 u64 value;
1179 u64 raz2 : 48;
1180 u64 wait_timer : 8;
1181 u64 raz1 : 6;
1182 u64 cam_inval_start : 1;
1183 u64 raz0 : 1;
1185 u64 raz0 : 1;
1186 u64 cam_inval_start : 1;
1187 u64 raz1 : 6;
1188 u64 wait_timer : 8;
1189 u64 raz2 : 48;
1207 u64 value;
1210 u64 raz_10_63 : 54;
1211 u64 cam_hard_err : 1;
1212 u64 cam_inval_abort : 1;
1213 u64 over_fetch_err : 1;
1214 u64 cache_line_to_err : 1;
1215 u64 raz_2_5 : 4;
1216 u64 cam_soft_err : 1;
1217 u64 dma_rd_err : 1;
1219 u64 dma_rd_err : 1;
1220 u64 cam_soft_err : 1;
1221 u64 raz_2_5 : 4;
1222 u64 cache_line_to_err : 1;
1223 u64 over_fetch_err : 1;
1224 u64 cam_inval_abort : 1;
1225 u64 cam_hard_err : 1;
1226 u64 raz_10_63 : 54;
1265 u64 value;
1268 u64 raz_10_63 : 54;
1269 u64 cam_hard_err : 1;
1270 u64 cam_inval_abort : 1;
1271 u64 over_fetch_err : 1;
1272 u64 cache_line_to_err : 1;
1273 u64 sbe : 1;
1274 u64 dbe : 1;
1275 u64 pref_dat_len_mismatch_err : 1;
1276 u64 rd_dat_len_mismatch_err : 1;
1277 u64 cam_soft_err : 1;
1278 u64 dma_rd_err : 1;
1280 u64 dma_rd_err : 1;
1281 u64 cam_soft_err : 1;
1282 u64 rd_dat_len_mismatch_err : 1;
1283 u64 pref_dat_len_mismatch_err : 1;
1284 u64 dbe : 1;
1285 u64 sbe : 1;
1286 u64 cache_line_to_err : 1;
1287 u64 over_fetch_err : 1;
1288 u64 cam_inval_abort : 1;
1289 u64 cam_hard_err : 1;
1290 u64 raz_10_63 : 54;
1310 u64 value;
1313 u64 raz3 : 23;
1314 u64 cam_clean_entry_complete_cnt : 9;
1315 u64 raz2 : 7;
1316 u64 cam_clean_entry_cnt : 9;
1317 u64 raz1 : 5;
1318 u64 cam_inval_state : 3;
1319 u64 raz0 : 5;
1320 u64 cam_inval_abort : 1;
1321 u64 cam_rst_rdy : 1;
1322 u64 done : 1;
1324 u64 done : 1;
1325 u64 cam_rst_rdy : 1;
1326 u64 cam_inval_abort : 1;
1327 u64 raz0 : 5;
1328 u64 cam_inval_state : 3;
1329 u64 raz1 : 5;
1330 u64 cam_clean_entry_cnt : 9;
1331 u64 raz2 : 7;
1332 u64 cam_clean_entry_complete_cnt : 9;
1333 u64 raz3 : 23;
1355 u64 value;
1358 u64 raz_63 : 1;
1359 u64 jtcsrdis : 1;
1360 u64 raz_59_61 : 3;
1361 u64 jt_tst_mode : 1;
1362 u64 raz_40_57 : 18;
1363 u64 io_supply : 3;
1364 u64 raz_30_36 : 7;
1365 u64 pnr_mul : 6;
1366 u64 raz_12_23 : 12;
1367 u64 lboot : 10;
1368 u64 rboot : 1;
1369 u64 rboot_pin : 1;
1371 u64 rboot_pin : 1;
1372 u64 rboot : 1;
1373 u64 lboot : 10;
1374 u64 raz_12_23 : 12;
1375 u64 pnr_mul : 6;
1376 u64 raz_30_36 : 7;
1377 u64 io_supply : 3;
1378 u64 raz_40_57 : 18;
1379 u64 jt_tst_mode : 1;
1380 u64 raz_59_61 : 3;
1381 u64 jtcsrdis : 1;
1382 u64 raz_63 : 1;
1403 u64 value;
1406 u64 raz_57_63 : 7;
1407 u64 pll_mul : 3;
1408 u64 pll_half_dis : 1;
1409 u64 raz_43_52 : 10;
1410 u64 efus_lck : 3;
1411 u64 raz_26_39 : 14;
1412 u64 zip_info : 5;
1413 u64 bar2_sz_conf : 1;
1414 u64 efus_ign : 1;
1415 u64 nozip : 1;
1416 u64 raz_11_17 : 7;
1417 u64 pll_alt_matrix : 1;
1418 u64 pll_bwadj_denom : 2;
1419 u64 chip_id : 8;
1421 u64 chip_id : 8;
1422 u64 pll_bwadj_denom : 2;
1423 u64 pll_alt_matrix : 1;
1424 u64 raz_11_17 : 7;
1425 u64 nozip : 1;
1426 u64 efus_ign : 1;
1427 u64 bar2_sz_conf : 1;
1428 u64 zip_info : 5;
1429 u64 raz_26_39 : 14;
1430 u64 efus_lck : 3;
1431 u64 raz_43_52 : 10;
1432 u64 pll_half_dis : 1;
1433 u64 pll_mul : 3;
1434 u64 raz_57_63 : 7;