Lines Matching refs:reg_offset
7716 u32 reg_base, reg_offset, reg_val = 0;
7724 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION3_GENERAL);
7725 WREG32(reg_base + reg_offset, reg_val);
7727 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION4_HBM0_FW);
7728 WREG32(reg_base + reg_offset, reg_val);
7730 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION5_HBM1_GC_DATA);
7731 WREG32(reg_base + reg_offset, reg_val);
7733 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION6_HBM2_GC_DATA);
7734 WREG32(reg_base + reg_offset, reg_val);
7736 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION7_HBM3_GC_DATA);
7737 WREG32(reg_base + reg_offset, reg_val);
7739 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION9_PCIE);
7740 WREG32(reg_base + reg_offset, reg_val);
7742 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION10_GENERAL);
7743 WREG32(reg_base + reg_offset, reg_val);
7745 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION11_GENERAL);
7746 WREG32(reg_base + reg_offset, reg_val);
7748 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION12_GENERAL);
7749 WREG32(reg_base + reg_offset, reg_val);
7751 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION13_GENERAL);
7752 WREG32(reg_base + reg_offset, reg_val);
7754 reg_offset = ARC_REGION_CFG_OFFSET(ARC_REGION14_GENERAL);
7755 WREG32(reg_base + reg_offset, reg_val);