Lines Matching defs:lo

51 	u32 hi, lo;
59 _rdmsr(DIVIL_MSR_REG(offset), &hi, &lo);
61 _wrmsr(DIVIL_MSR_REG(offset), hi, lo);
70 u32 hi, lo;
74 _rdmsr(DIVIL_MSR_REG(offset), &hi, &lo);
76 _wrmsr(DIVIL_MSR_REG(offset), hi, lo);
86 u32 hi = 0, lo = value;
89 _rdmsr(GLCP_MSR_REG(GLCP_SOFT_COM), &hi, &lo);
90 lo |= soft_bar_flag[n];
91 _wrmsr(GLCP_MSR_REG(GLCP_SOFT_COM), hi, lo);
95 lo &= bar_space_range[n];
96 _wrmsr(divil_msr_reg[n], hi, lo);
101 lo = ((value & 0x000ffffc) << 12) | 0x01;
102 _wrmsr(sb_msr_reg[n], hi, lo);
113 u32 hi, lo;
115 _rdmsr(GLCP_MSR_REG(GLCP_SOFT_COM), &hi, &lo);
116 if (lo & soft_bar_flag[n]) {
118 lo &= ~soft_bar_flag[n];
119 _wrmsr(GLCP_MSR_REG(GLCP_SOFT_COM), hi, lo);
121 _rdmsr(divil_msr_reg[n], &hi, &lo);
122 conf_data = lo & bar_space_range[n];
136 u32 hi = 0, lo = value;
147 _rdmsr(SB_MSR_REG(SB_ERROR), &hi, &lo);
148 temp = lo & 0x0000ffff;
150 (lo & SB_TAS_ERR_EN))
154 (lo & SB_TAR_ERR_EN))
158 && (lo & SB_MAR_ERR_EN))
162 && (lo & SB_PARE_ERR_EN))
165 lo = temp;
166 _wrmsr(SB_MSR_REG(SB_ERROR), hi, lo);
170 _rdmsr(SB_MSR_REG(SB_CTRL), &hi, &lo);
173 _wrmsr(SB_MSR_REG(SB_CTRL), hi, lo);
194 _rdmsr(DIVIL_MSR_REG(PIC_YSEL_HIGH), &hi, &lo);
196 lo &= ~(0xf << 24);
198 lo |= (CS5536_UART1_INTR << 24);
199 _wrmsr(DIVIL_MSR_REG(PIC_YSEL_HIGH), hi, lo);
202 _rdmsr(DIVIL_MSR_REG(PIC_YSEL_HIGH), &hi, &lo);
204 lo &= ~(0xf << 28);
206 lo |= (CS5536_UART2_INTR << 28);
207 _wrmsr(DIVIL_MSR_REG(PIC_YSEL_HIGH), hi, lo);
212 _rdmsr(SB_MSR_REG(SB_ERROR), &hi, &lo);
213 lo |= 0x00000063;
214 _wrmsr(SB_MSR_REG(SB_ERROR), hi, lo);
231 u32 hi, lo;
241 _rdmsr(DIVIL_MSR_REG(DIVIL_LBAR_SMB), &hi, &lo);
250 _rdmsr(SB_MSR_REG(SB_ERROR), &hi, &lo);
251 if (lo & SB_TAS_ERR_FLAG)
253 if (lo & SB_TAR_ERR_FLAG)
255 if (lo & SB_MAR_ERR_FLAG)
257 if (lo & SB_PARE_ERR_FLAG)
261 _rdmsr(GLCP_MSR_REG(GLCP_CHIP_REV_ID), &hi, &lo);
262 conf_data = lo & 0x000000ff;
266 _rdmsr(SB_MSR_REG(SB_CTRL), &hi, &lo);