Lines Matching refs:clr

697 	clr.l		%d0
786 clr.l %d0
940 clr.l %d0
1060 clr.l %d0
1240 clr.b SPCOND_FLG(%a6) # clear special condition flag
1298 clr.l %d0
1531 clr.l %d0
1843 clr.l %d0
2088 clr.l %d0
2337 clr.l %d0 # clear g,r,s
2359 clr.l %d1
2560 clr.b STORE_FLG(%a6) # clear "store result" boolean
2591 clr.l %d0
2754 clr.b SPCOND_FLG(%a6)
2818 clr.l %d0
2841 clr.l %d1
2986 clr.l %d0
3004 clr.l %d0
3485 clr.b SPCOND_FLG(%a6) # clear special case flag
3488 clr.w 2+FP_SCR0(%a6)
3674 clr.l %d0
3702 clr.l %d0
3727 clr.l %d0
4056 clr.b SPCOND_FLG(%a6) # clear "special case" flag
4070 clr.b STORE_FLG(%a6) # clear "store result" flag
4082 clr.l %d0
4165 clr.l %d0
5586 clr.l FP_SCR0_LO(%a6)
5591 clr.l FP_SCR1_LO(%a6)
5621 clr.l %d1 # d0 = L := 0
5661 clr.l FP_SCR0_LO(%a6) # FP_SCR0 = 2**(L) * Piby2_1
5666 clr.l FP_SCR1_LO(%a6) # FP_SCR1 = 2**(L) * Piby2_2
6017 clr.l FP_SCR0_LO(%a6)
6022 clr.l FP_SCR1_LO(%a6)
6052 clr.l %d1 # d0 = L := 0
6092 clr.l FP_SCR0_LO(%a6) # FP_SCR0 = 2**(L) * Piby2_1
6097 clr.l FP_SCR1_LO(%a6) # FP_SCR1 = 2**(L) * Piby2_2
6750 clr.l %d0
7277 clr.l SCALE+8(%a6)
7345 clr.l ADJSCALE+8(%a6)
7438 clr.l SC+8(%a6)
7452 clr.l ONEBYSC+8(%a6)
7513 clr.l SC+8(%a6)
7526 clr.l SC+8(%a6)
7735 clr.l %d0
7760 clr.l %d0
7850 clr.l %d0
7885 clr.l %d0
7982 clr.l %d0
8020 clr.l %d0
8376 clr.l F+8(%a6)
8499 clr.l %d2 # D2 used for holding K
8506 clr.l %d5
8508 clr.l %d6
8524 clr.l %d6
8609 clr.l F+8(%a6)
8627 clr.l F+8(%a6)
8728 clr.l %d0 # pass ext prec,RN
8852 clr.l %d0
8864 clr.l %d0
8894 clr.l %d0
8909 clr.l %d0
9144 clr.w FACT2HI+2(%a6)
9145 clr.l FACT2LOW(%a6)
9246 clr.w FACT2HI+2(%a6)
9247 clr.l FACT2LOW(%a6)
9294 clr.l ADJFACT+8(%a6)
9474 clr.l %d0 # clear g,r,s
9476 clr.w LOCAL_SGN(%a0) # sign always positive
9588 andi.w &0x7fff,%d0 # clr src sign bit
9639 clr.l -(%sp) # insert zero low mantissa
9641 clr.l -(%sp) # make zero exponent
9647 clr.l -(%sp) # insert zero high mantissa
9648 clr.l -(%sp) # make zero exponent
9660 clr.l -(%sp) # insert new exponent
9779 clr.b FPSR_QBYTE(%a6)
9781 clr.b Mod_Flag(%a6)
9786 clr.b FPSR_QBYTE(%a6)
9810 clr.l %d5
9812 clr.l %d6
9820 clr.l %d6
9855 clr.l %d2
9857 clr.l %d6
9865 clr.l %d6
9888 clr.l %d6 # D6 := carry <- 0
9889 clr.l %d3 # D3 is Q
9926 clr.l %d6 # clear carry
9954 clr.l %d2
9956 clr.l %d6
9964 clr.l %d6
10003 clr.b Sc_Flag(%a6)
10040 clr.l %d6
10085 clr.l %d3
10089 clr.b Sc_Flag(%a6)
10593 clr.b FPSR_CC(%a6)
10798 clr.b FPSR_QBYTE(%a6)
11581 clr.w %d1
12399 clr.w %d1
13758 clr.w %d1
13962 clr.w %d1
14303 clr.w %d1
14509 clr.l %d1 # clear scratch register
14650 clr.w %d1
15002 clr.w FP_SCR1_EX(%a6)
15003 clr.l FP_SCR1_HI(%a6)
15004 clr.l FP_SCR1_LO(%a6)
15012 clr.w FP_SCR0_EX(%a6)
15013 clr.l FP_SCR0_HI(%a6)
15014 clr.l FP_SCR0_LO(%a6)
15103 clr.w %d1
15454 clr.w FP_SCR1_EX(%a6)
15455 clr.l FP_SCR1_HI(%a6)
15456 clr.l FP_SCR1_LO(%a6)
15464 clr.w FP_SCR0_EX(%a6)
15465 clr.l FP_SCR0_HI(%a6)
15466 clr.l FP_SCR0_LO(%a6)
15547 clr.w %d1
16284 clr.l %d1 # clear scratch reg
16912 clr.l %d1 # clear scratch reg
17482 clr.l %d1 # clear scratch reg
17548 clr.b %d0 # set false
17562 clr.b %d0 # set false
17576 clr.b %d0 # set false
17593 clr.b %d0 # set false
17610 clr.b %d0 # set false
17630 clr.b %d0 # set false
17647 clr.b %d0 # set false
17664 clr.b %d0 # set false
17681 clr.b %d0 # set false
17701 clr.b %d0 # set false
17718 clr.b %d0 # set false
17735 clr.b %d0 # set false
17752 clr.b %d0 # set false
17767 clr.b %d0 # set false
17790 clr.b %d0 # set false
17808 clr.b %d0 # set false
17834 clr.b %d0 # set false
17854 clr.b %d0 # set false
17884 clr.b %d0 # set false
17898 clr.b %d0 # set false
17912 clr.b %d0 # set false
17926 clr.b %d0 # set false
17940 clr.b %d0 # set false
17954 clr.b %d0 # set false
17968 clr.b %d0 # set false
17982 clr.b %d0 # set false
17996 clr.b %d0 # set false
18010 clr.b %d0 # set false
18024 clr.b %d0 # set false
18038 clr.b %d0 # set false
19045 clr.l %d2 # yes, so index = 0
19072 clr.l %d3
19135 clr.l %d0
19699 clr.b STAG(%a6) # either NORM or ZERO
19798 clr.b STAG(%a6) # either NORM or ZERO
19968 clr.w FP_SRC_EX(%a6)
19972 clr.l FP_SRC_LO(%a6) # set ext lo(_mantissa)
19974 clr.w FP_SRC_EX(%a6)
19996 clr.l FP_SRC_LO(%a6)
20053 clr.w FP_SRC_EX(%a6)
20368 clr.w 2+FP_SCR0_EX(%a6) # clear reserved field
20502 clr.l %d0 # pass: S.F. = 0
20657 clr.l %d0 # pass: zero g,r,s
20731 clr.l %d0 # pass: S.F. = 0
20868 clr.l %d0 # clear d0
20933 clr.l %d0
21041 clr.w 2+FP_SRC_EX(%a6)
21725 clr.l %d0 # clear g,r,s
21741 clr.l FTEMP_HI(%a0) # set d1 = 0 (ms mantissa)
21742 clr.l FTEMP_LO(%a0) # set d2 = 0 (ms mantissa)
21896 clr.l FTEMP_HI(%a0) # store FTEMP_HI = 0
21922 clr.l FTEMP_HI(%a0) # clear hi(mantissa)
21923 clr.l FTEMP_LO(%a0) # clear lo(mantissa)
21995 clr.l FTEMP_HI(%a0) # clear hi(mantissa)
21996 clr.l FTEMP_LO(%a0) # clear lo(mantissa)
22005 clr.l FTEMP_HI(%a0) # clear hi(mantissa)
22006 clr.l FTEMP_LO(%a0) # clear lo(mantissa)
22141 clr.l FTEMP_LO(%a0) # clear d2
22262 bra.b ext_grs_end_sd # if words 3 and 4 are clr, exit
22350 clr.l FTEMP_LO(%a0) # lo(man) is now zero
22397 clr.l %d1 # clear top word
22447 clr.l FTEMP_LO(%a0) # lo(man) = 0
22735 clr.b FTEMP_SGN(%a0) # clear temp sign
22739 clr.l %d0
22777 clr.l %d0 # force rnd prec = ext
22795 clr.b FTEMP_SGN(%a0) # clear temp sign
22799 clr.l %d0
23105 clr.l %d1 # zero d1 for accumulator
23243 clr.l %d1 # zero count reg
23255 clr.l %d3 # init offset reg
23278 clr.l %d3 # init table index
23295 clr.l %d1 # clr counter
23316 neg.l %d1 # take abs of exp and clr SE
23318 and.l &0xbfffffff,%d4 # and clr SE in d4
23326 clr.l %d3 # init table index
23391 clr.l %d3 # clear d3 to force no exc and extended
23411 clr.l %d3 # table index
23626 clr.b BINDEC_FLG(%a6) # clr norm/denorm flag
23691 beq.b A3_cont # if clr, continue with norm
23721 clr.w %d5 # clear ICTR
23835 clr.w %d5 # set it zero initially
23836 clr.w %d2 # set up d2 for very small case
23873 clr.l %d3 # clr table index
23892 fmov.l &0,%fpsr # clr INEX
24134 clr.l %d3 # clr table index
24185 clr.l %d3 # clr table index
24240 clr.l 4(%a0) # zero word 2 of FP_RES
24241 clr.l 8(%a0) # zero word 3 of FP_RES
24259 clr.l %d1 # put zero in d1 for addx
24344 clr.l %d1 # put zero in d1 for addx
24386 clr.l %d0 # clr d0 for collection of signs
24563 clr.w %d7 # set d7a to signal no digits done