Lines Matching refs:min
25 u8 min;
78 "PCIe %d.%d MEM", pp->maj, pp->min);
89 mvebu_mbus_add_window_by_id(MV78XX0_MBUS_PCIE_MEM_TARGET(pp->maj, pp->min),
90 MV78XX0_MBUS_PCIE_MEM_ATTR(pp->maj, pp->min),
92 mvebu_mbus_add_window_remap_by_id(MV78XX0_MBUS_PCIE_IO_TARGET(pp->maj, pp->min),
93 MV78XX0_MBUS_PCIE_IO_ATTR(pp->maj, pp->min),
226 return IRQ_MV78XX0_PCIE_00 + (pp->maj << 2) + pp->min;
237 static void __init add_pcie_port(int maj, int min, void __iomem *base)
239 printk(KERN_INFO "MV78xx0 PCIe port %d.%d: ", maj, min);
247 pp->min = min;