Lines Matching refs:d4

28 	vmov.i32	d4, #19
33 vst1.8 {d4-d5}, [r6, : 128]
36 vst1.8 {d4-d5}, [r6, : 128]!
37 vst1.8 {d4-d5}, [r6, : 128]!
38 vst1.8 d4, [r6, : 64]
46 vld1.8 {d4-d5}, [r1]!
48 vst1.8 {d4-d5}, [r6, : 128]!
163 vtrn.32 d4, d6
169 vst1.8 d4, [r2, : 64]
203 vld1.8 {d4}, [r2, : 64]
206 vst1.8 d4, [r6, : 64]
240 vld1.8 {d4}, [r6, : 64]
276 vst1.8 {d4-d5}, [r4, : 128]!
280 vst1.8 {d4-d5}, [r4, : 128]!
284 vst1.8 d4, [r4, : 64]
291 vld1.8 {d4-d5}, [r5, : 128]!
313 vmlal.s32 q10, d4, d1
317 vmull.s32 q13, d10, d4
324 vmlal.s32 q1, d11, d4
330 vmlal.s32 q14, d4, d4
446 vtrn.32 d4, d2
452 vst1.8 d4, [r2, : 64]
462 vld1.8 {d4}, [r4, : 64]
475 vtrn.32 d4, d5
510 vmlal.s32 q8, d26, d4
520 vmull.s32 q2, d18, d4
712 vtrn.32 d4, d14
718 vst1.8 d4, [r2, : 64]
739 vld1.8 {d4-d5}, [r4, : 128]!
742 vld1.8 {d4}, [r2, : 64]
747 vst1.8 d4, [r5, : 64]
764 vst1.8 {d4-d5}, [r5, : 128]!
774 vld1.8 {d4}, [r4, : 64]
787 vtrn.32 d4, d5
822 vmlal.s32 q8, d26, d4
832 vmull.s32 q2, d18, d4
1024 vtrn.32 d4, d14
1030 vst1.8 d4, [r2, : 64]
1050 vld1.8 {d4-d5}, [r5, : 128]!
1072 vmlal.s32 q10, d4, d1
1076 vmull.s32 q13, d10, d4
1083 vmlal.s32 q1, d11, d4
1089 vmlal.s32 q14, d4, d4
1205 vtrn.32 d4, d2
1211 vst1.8 d4, [r2, : 64]
1223 vld1.8 {d4-d5}, [r4, : 128]!
1226 vld1.8 {d4}, [r2, : 64]
1231 vst1.8 d4, [r5, : 64]
1236 vld1.8 {d4}, [r4, : 64]
1249 vtrn.32 d4, d5
1284 vmlal.s32 q8, d26, d4
1294 vmull.s32 q2, d18, d4
1486 vtrn.32 d4, d14
1492 vst1.8 d4, [r2, : 64]
1515 vld1.8 {d4}, [r1, : 64]
1518 vst1.8 d4, [r2, : 64]
1559 vld1.8 {d4}, [r6, : 64]
1562 vst1.8 d4, [r7, : 64]
1573 vld1.8 {d4-d5}, [r7, : 128]!
1585 vext.32 d22, d14, d4, #1
1597 vmull.s32 q4, d20, d4
1609 vmlal.s32 q5, d17, d4
1619 vmlal.s32 q6, d21, d4
1628 vmlal.s32 q4, d14, d4
1636 vmlal.s32 q5, d26, d4
1647 vmlal.s32 q6, d15, d4
1654 vmlal.s32 q4, d27, d4
1664 vmlal.s32 q5, d29, d4
1676 vmlal.s32 q3, d16, d4
1679 vext.32 d4, d31, d30, #0
1706 vext.32 d12, d5, d4, #0
1734 vadd.i64 d4, d4, d25
1736 vadd.i64 d12, d4, d14
1746 vsub.i64 d4, d4, d0
1753 vst1.8 d4, [r6, : 64]
1764 vld1.8 {d4-d5}, [r5, : 128]!
1776 vext.32 d22, d14, d4, #1
1788 vmull.s32 q4, d20, d4
1800 vmlal.s32 q5, d17, d4
1810 vmlal.s32 q6, d21, d4
1819 vmlal.s32 q4, d14, d4
1827 vmlal.s32 q5, d26, d4
1838 vmlal.s32 q6, d15, d4
1845 vmlal.s32 q4, d27, d4
1855 vmlal.s32 q5, d29, d4
1867 vmlal.s32 q3, d16, d4
1870 vext.32 d4, d31, d30, #0
1897 vext.32 d12, d5, d4, #0
1925 vadd.i64 d4, d4, d25
1927 vadd.i64 d12, d4, d14
1937 vsub.i64 d4, d4, d0
1944 vst1.8 d4, [r2, : 64]
1951 vld1.8 {d4}, [r2, : 64]
1954 vst1.8 d4, [r4, : 64]
1962 vld1.8 {d4}, [r2, : 64]
1965 vst1.8 d4, [r4, : 64]