Lines Matching refs:val

231     u_int32_t val;
237 val = OS_REG_READ(ah, AR_PHY_RADAR_0);
238 val |= AR_PHY_RADAR_0_FFT_ENA;
242 val &= ~AR_PHY_RADAR_0_ENA;
243 val |= SM(pe->pe_enabled, AR_PHY_RADAR_0_ENA);
247 val &= ~AR_PHY_RADAR_0_FIRPWR;
248 val |= SM(pe->pe_firpwr, AR_PHY_RADAR_0_FIRPWR);
251 val &= ~AR_PHY_RADAR_0_RRSSI;
252 val |= SM(pe->pe_rrssi, AR_PHY_RADAR_0_RRSSI);
255 val &= ~AR_PHY_RADAR_0_HEIGHT;
256 val |= SM(pe->pe_height, AR_PHY_RADAR_0_HEIGHT);
259 val &= ~AR_PHY_RADAR_0_PRSSI;
263 val |= SM(AR9300_DFS_PRSSI_CAC, AR_PHY_RADAR_0_PRSSI);
266 val |= SM(pe->pe_prssi, AR_PHY_RADAR_0_PRSSI);
269 val |= SM(pe->pe_prssi, AR_PHY_RADAR_0_PRSSI);
273 val &= ~AR_PHY_RADAR_0_INBAND;
274 val |= SM(pe->pe_inband, AR_PHY_RADAR_0_INBAND);
276 OS_REG_WRITE(ah, AR_PHY_RADAR_0, val);
278 val = OS_REG_READ(ah, AR_PHY_RADAR_1);
279 val |= AR_PHY_RADAR_1_MAX_RRSSI | AR_PHY_RADAR_1_BLOCK_CHECK;
281 val &= ~AR_PHY_RADAR_1_MAXLEN;
282 val |= SM(pe->pe_maxlen, AR_PHY_RADAR_1_MAXLEN);
285 val &= ~AR_PHY_RADAR_1_RELSTEP_THRESH;
286 val |= SM(pe->pe_relstep, AR_PHY_RADAR_1_RELSTEP_THRESH);
289 val &= ~AR_PHY_RADAR_1_RELPWR_THRESH;
290 val |= SM(pe->pe_relpwr, AR_PHY_RADAR_1_RELPWR_THRESH);
292 OS_REG_WRITE(ah, AR_PHY_RADAR_1, val);
295 val = OS_REG_READ(ah, AR_PHY_RADAR_EXT);
298 OS_REG_WRITE(ah, AR_PHY_RADAR_EXT, val | AR_PHY_RADAR_EXT_ENA);
301 OS_REG_WRITE(ah, AR_PHY_RADAR_EXT, val & ~AR_PHY_RADAR_EXT_ENA);
328 u_int32_t val, temp;
330 val = OS_REG_READ(ah, AR_PHY_RADAR_0);
331 temp = MS(val, AR_PHY_RADAR_0_FIRPWR);
334 pe->pe_rrssi = MS(val, AR_PHY_RADAR_0_RRSSI);
335 pe->pe_height = MS(val, AR_PHY_RADAR_0_HEIGHT);
336 pe->pe_prssi = MS(val, AR_PHY_RADAR_0_PRSSI);
337 pe->pe_inband = MS(val, AR_PHY_RADAR_0_INBAND);
338 pe->pe_enabled = !! MS(val, AR_PHY_RADAR_0_ENA);
340 val = OS_REG_READ(ah, AR_PHY_RADAR_1);
342 pe->pe_relpwr = MS(val, AR_PHY_RADAR_1_RELPWR_THRESH);
343 pe->pe_enrelpwr = !! (val & AR_PHY_RADAR_1_RELPWR_ENA);
345 pe->pe_relstep = MS(val, AR_PHY_RADAR_1_RELSTEP_THRESH);
346 pe->pe_en_relstep_check = !! (val & AR_PHY_RADAR_1_RELSTEP_CHECK);
348 pe->pe_maxlen = MS(val, AR_PHY_RADAR_1_MAXLEN);
453 void ar9300_adjust_difs(struct ath_hal *ah, u_int32_t val)
455 if (val == 0) {
494 u_int32_t val;
496 val = OS_REG_READ(ah, AR_PHY_RADAR_0);
499 val |= AR_PHY_RADAR_0_FFT_ENA;
501 val &= ~AR_PHY_RADAR_0_FFT_ENA;
504 OS_REG_WRITE(ah, AR_PHY_RADAR_0, val);
505 val = OS_REG_READ(ah, AR_PHY_RADAR_0);
506 return val;
515 u_int32_t val;
518 val = OS_REG_READ(ah, AR_PHY_RADAR_0);
520 val &= ~AR_PHY_RADAR_0_PRSSI;
521 val |= SM(AR9300_DFS_PRSSI_CAC, AR_PHY_RADAR_0_PRSSI);
523 val &= ~AR_PHY_RADAR_0_PRSSI;
524 val |= SM(AR9300_DFS_PRSSI, AR_PHY_RADAR_0_PRSSI);
526 OS_REG_WRITE(ah, AR_PHY_RADAR_0, val | AR_PHY_RADAR_0_ENA);
577 u_int32_t val;
587 val = OS_REG_READ(ah, AR_PHY_RADAR_0);
588 val &= (~AR_PHY_RADAR_0_FIRPWR);
589 val |= SM( 0x7f, AR_PHY_RADAR_0_FIRPWR);
590 OS_REG_WRITE(ah, AR_PHY_RADAR_0, val);
593 val = OS_REG_READ(ah, AR_PHY_RADAR_0);
594 val &= ~AR_PHY_RADAR_0_FIRPWR;
595 val |= SM( AR9300_DFS_FIRPWR, AR_PHY_RADAR_0_FIRPWR);
596 OS_REG_WRITE(ah, AR_PHY_RADAR_0, val);