Lines Matching defs:data8

1129 	uint8_t data8;
1136 urtw_read8_m(sc, URTW_CONFIG3, &data8);
1138 data8 | URTW_CONFIG3_ANAPARAM_WRITE | URTW_CONFIG3_GNT_SELECT);
1144 urtw_read8_m(sc, 0x62, &data8);
1145 urtw_write8_m(sc, 0x62, data8 & ~(1 << 5));
1146 urtw_write8_m(sc, 0x62, data8 | (1 << 5));
1148 urtw_read8_m(sc, URTW_CONFIG3, &data8);
1149 data8 &= ~URTW_CONFIG3_ANAPARAM_WRITE;
1150 urtw_write8_m(sc, URTW_CONFIG3, data8);
1192 urtw_read8_m(sc, 0xdb, &data8);
1193 urtw_write8_m(sc, 0xdb, data8 | (1 << 2));
1294 uint8_t data8;
1298 urtw_read8_m(sc, URTW_CMD, &data8);
1299 data8 = (data8 & 0x2) | URTW_CMD_RST;
1300 urtw_write8_m(sc, URTW_CMD, data8);
1304 urtw_read8_m(sc, URTW_CMD, &data8);
1305 if (!(data8 & URTW_CMD_RST))
1343 uint8_t data8;
1351 urtw_read8_m(sc, URTW_CMD, &data8);
1352 data8 &= ~(URTW_CMD_RX_ENABLE | URTW_CMD_TX_ENABLE);
1353 urtw_write8_m(sc, URTW_CMD, data8);
1362 urtw_read8_m(sc, URTW_CONFIG4, &data8);
1363 urtw_write8_m(sc, URTW_CONFIG4, data8 | URTW_CONFIG4_VCOOFF);
2281 uint8_t data8;
2284 urtw_read8_m(sc, URTW_EPROM_CMD, &data8);
2285 *data = (data8 & URTW_EPROM_READBIT) ? 1 : 0;
2397 uint8_t data8;
2402 urtw_read8_m(sc, 0xe1, &data8);
2403 switch (data8) {
2414 device_printf(sc->sc_dev, "unknown type: %#x\n", data8);
2472 (sc->sc_flags & URTW_RTL8187B) ? ((data8 == 0) ? "b" :
2473 (data8 == 1) ? "d" : "e") : "none");
3237 uint8_t data8;
3250 urtw_read8_m(sc, URTW_CW_CONF, &data8);
3251 data8 |= URTW_CW_CONF_PERPACKET_RETRY;
3252 urtw_write8_m(sc, URTW_CW_CONF, data8);
3255 urtw_read8_m(sc, URTW_TX_AGC_CTL, &data8);
3256 data8 |= URTW_TX_AGC_CTL_PERPACKET_GAIN;
3257 urtw_write8_m(sc, URTW_TX_AGC_CTL, data8);
3262 urtw_read8_m(sc, URTW_RATE_FALLBACK, &data8);
3264 data8 | URTW_RATE_FALLBACK_ENABLE);
3266 urtw_read8_m(sc, URTW_MSR, &data8);
3267 urtw_write8_m(sc, URTW_MSR, data8 & 0xf3);
3268 urtw_read8_m(sc, URTW_MSR, &data8);
3269 urtw_write8_m(sc, URTW_MSR, data8 | URTW_MSR_LINK_ENEDCA);
3278 urtw_read8_m(sc, URTW_CONFIG1, &data8);
3279 data8 = (data8 & 0x3f) | 0x80;
3280 urtw_write8_m(sc, URTW_CONFIG1, data8);
3314 urtw_read8_m(sc, URTW_CONFIG3, &data8);
3316 data8 | URTW_CONFIG3_ANAPARAM_WRITE);
3884 uint8_t data8;
3900 urtw_read8_m(sc, URTW_MSR, &data8);
3901 data8 |= URTW_MSR_LINK_ENEDCA;
3902 urtw_write8_m(sc, URTW_MSR, data8);
3906 urtw_read8_m(sc, URTW_CW_CONF, &data8);
3907 data8 &= ~(URTW_CW_CONF_PERPACKET_CW | URTW_CW_CONF_PERPACKET_RETRY);
3908 urtw_write8_m(sc, URTW_CW_CONF, data8);
3910 urtw_read8_m(sc, URTW_TX_AGC_CTL, &data8);
3911 data8 &= ~URTW_TX_AGC_CTL_PERPACKET_GAIN;
3912 data8 &= ~URTW_TX_AGC_CTL_PERPACKET_ANTSEL;
3913 data8 &= ~URTW_TX_AGC_CTL_FEEDBACK_ANT;
3914 urtw_write8_m(sc, URTW_TX_AGC_CTL, data8);
3928 urtw_read8_m(sc, URTW_CMD, &data8);
3929 urtw_write8_m(sc, URTW_CMD, data8 | URTW_CMD_TX_ENABLE);