Lines Matching refs:x1

39 #define   S_000078_MC_IND_WR_EN(x)                     (((x) & 0x1) << 9)
40 #define G_000078_MC_IND_WR_EN(x) (((x) >> 9) & 0x1)
55 #define S_0007C0_MRU_BUSY(x) (((x) & 0x1) << 0)
56 #define G_0007C0_MRU_BUSY(x) (((x) >> 0) & 0x1)
58 #define S_0007C0_MWU_BUSY(x) (((x) & 0x1) << 1)
59 #define G_0007C0_MWU_BUSY(x) (((x) >> 1) & 0x1)
61 #define S_0007C0_RSIU_BUSY(x) (((x) & 0x1) << 2)
62 #define G_0007C0_RSIU_BUSY(x) (((x) >> 2) & 0x1)
64 #define S_0007C0_RCIU_BUSY(x) (((x) & 0x1) << 3)
65 #define G_0007C0_RCIU_BUSY(x) (((x) >> 3) & 0x1)
67 #define S_0007C0_CSF_PRIMARY_BUSY(x) (((x) & 0x1) << 9)
68 #define G_0007C0_CSF_PRIMARY_BUSY(x) (((x) >> 9) & 0x1)
70 #define S_0007C0_CSF_INDIRECT_BUSY(x) (((x) & 0x1) << 10)
71 #define G_0007C0_CSF_INDIRECT_BUSY(x) (((x) >> 10) & 0x1)
73 #define S_0007C0_CSQ_PRIMARY_BUSY(x) (((x) & 0x1) << 11)
74 #define G_0007C0_CSQ_PRIMARY_BUSY(x) (((x) >> 11) & 0x1)
76 #define S_0007C0_CSQ_INDIRECT_BUSY(x) (((x) & 0x1) << 12)
77 #define G_0007C0_CSQ_INDIRECT_BUSY(x) (((x) >> 12) & 0x1)
79 #define S_0007C0_CSI_BUSY(x) (((x) & 0x1) << 13)
80 #define G_0007C0_CSI_BUSY(x) (((x) >> 13) & 0x1)
82 #define S_0007C0_CSF_INDIRECT2_BUSY(x) (((x) & 0x1) << 14)
83 #define G_0007C0_CSF_INDIRECT2_BUSY(x) (((x) >> 14) & 0x1)
85 #define S_0007C0_CSQ_INDIRECT2_BUSY(x) (((x) & 0x1) << 15)
86 #define G_0007C0_CSQ_INDIRECT2_BUSY(x) (((x) >> 15) & 0x1)
88 #define S_0007C0_GUIDMA_BUSY(x) (((x) & 0x1) << 28)
89 #define G_0007C0_GUIDMA_BUSY(x) (((x) >> 28) & 0x1)
91 #define S_0007C0_VIDDMA_BUSY(x) (((x) & 0x1) << 29)
92 #define G_0007C0_VIDDMA_BUSY(x) (((x) >> 29) & 0x1)
94 #define S_0007C0_CMDSTRM_BUSY(x) (((x) & 0x1) << 30)
95 #define G_0007C0_CMDSTRM_BUSY(x) (((x) >> 30) & 0x1)
97 #define S_0007C0_CP_BUSY(x) (((x) & 0x1) << 31)
98 #define G_0007C0_CP_BUSY(x) (((x) >> 31) & 0x1)
104 #define S_000E40_HIRQ_ON_RBB(x) (((x) & 0x1) << 8)
105 #define G_000E40_HIRQ_ON_RBB(x) (((x) >> 8) & 0x1)
107 #define S_000E40_CPRQ_ON_RBB(x) (((x) & 0x1) << 9)
108 #define G_000E40_CPRQ_ON_RBB(x) (((x) >> 9) & 0x1)
110 #define S_000E40_CFRQ_ON_RBB(x) (((x) & 0x1) << 10)
111 #define G_000E40_CFRQ_ON_RBB(x) (((x) >> 10) & 0x1)
113 #define S_000E40_HIRQ_IN_RTBUF(x) (((x) & 0x1) << 11)
114 #define G_000E40_HIRQ_IN_RTBUF(x) (((x) >> 11) & 0x1)
116 #define S_000E40_CPRQ_IN_RTBUF(x) (((x) & 0x1) << 12)
117 #define G_000E40_CPRQ_IN_RTBUF(x) (((x) >> 12) & 0x1)
119 #define S_000E40_CFRQ_IN_RTBUF(x) (((x) & 0x1) << 13)
120 #define G_000E40_CFRQ_IN_RTBUF(x) (((x) >> 13) & 0x1)
122 #define S_000E40_CF_PIPE_BUSY(x) (((x) & 0x1) << 14)
123 #define G_000E40_CF_PIPE_BUSY(x) (((x) >> 14) & 0x1)
125 #define S_000E40_ENG_EV_BUSY(x) (((x) & 0x1) << 15)
126 #define G_000E40_ENG_EV_BUSY(x) (((x) >> 15) & 0x1)
128 #define S_000E40_CP_CMDSTRM_BUSY(x) (((x) & 0x1) << 16)
129 #define G_000E40_CP_CMDSTRM_BUSY(x) (((x) >> 16) & 0x1)
131 #define S_000E40_E2_BUSY(x) (((x) & 0x1) << 17)
132 #define G_000E40_E2_BUSY(x) (((x) >> 17) & 0x1)
134 #define S_000E40_RB2D_BUSY(x) (((x) & 0x1) << 18)
135 #define G_000E40_RB2D_BUSY(x) (((x) >> 18) & 0x1)
137 #define S_000E40_RB3D_BUSY(x) (((x) & 0x1) << 19)
138 #define G_000E40_RB3D_BUSY(x) (((x) >> 19) & 0x1)
140 #define S_000E40_VAP_BUSY(x) (((x) & 0x1) << 20)
141 #define G_000E40_VAP_BUSY(x) (((x) >> 20) & 0x1)
143 #define S_000E40_RE_BUSY(x) (((x) & 0x1) << 21)
144 #define G_000E40_RE_BUSY(x) (((x) >> 21) & 0x1)
146 #define S_000E40_TAM_BUSY(x) (((x) & 0x1) << 22)
147 #define G_000E40_TAM_BUSY(x) (((x) >> 22) & 0x1)
149 #define S_000E40_TDM_BUSY(x) (((x) & 0x1) << 23)
150 #define G_000E40_TDM_BUSY(x) (((x) >> 23) & 0x1)
152 #define S_000E40_PB_BUSY(x) (((x) & 0x1) << 24)
153 #define G_000E40_PB_BUSY(x) (((x) >> 24) & 0x1)
155 #define S_000E40_TIM_BUSY(x) (((x) & 0x1) << 25)
156 #define G_000E40_TIM_BUSY(x) (((x) >> 25) & 0x1)
158 #define S_000E40_GA_BUSY(x) (((x) & 0x1) << 26)
159 #define G_000E40_GA_BUSY(x) (((x) >> 26) & 0x1)
161 #define S_000E40_CBA2D_BUSY(x) (((x) & 0x1) << 27)
162 #define G_000E40_CBA2D_BUSY(x) (((x) >> 27) & 0x1)
164 #define S_000E40_GUI_ACTIVE(x) (((x) & 0x1) << 31)
165 #define G_000E40_GUI_ACTIVE(x) (((x) >> 31) & 0x1)
171 #define S_006520_DC_LB_MEMORY_SPLIT_MODE(x) (((x) & 0x1) << 2)
172 #define G_006520_DC_LB_MEMORY_SPLIT_MODE(x) (((x) >> 2) & 0x1)
185 #define S_006548_D1MODE_PRIORITY_A_OFF(x) (((x) & 0x1) << 16)
186 #define G_006548_D1MODE_PRIORITY_A_OFF(x) (((x) >> 16) & 0x1)
188 #define S_006548_D1MODE_PRIORITY_A_ALWAYS_ON(x) (((x) & 0x1) << 20)
189 #define G_006548_D1MODE_PRIORITY_A_ALWAYS_ON(x) (((x) >> 20) & 0x1)
191 #define S_006548_D1MODE_PRIORITY_A_FORCE_MASK(x) (((x) & 0x1) << 24)
192 #define G_006548_D1MODE_PRIORITY_A_FORCE_MASK(x) (((x) >> 24) & 0x1)
198 #define S_00654C_D1MODE_PRIORITY_B_OFF(x) (((x) & 0x1) << 16)
199 #define G_00654C_D1MODE_PRIORITY_B_OFF(x) (((x) >> 16) & 0x1)
201 #define S_00654C_D1MODE_PRIORITY_B_ALWAYS_ON(x) (((x) & 0x1) << 20)
202 #define G_00654C_D1MODE_PRIORITY_B_ALWAYS_ON(x) (((x) >> 20) & 0x1)
204 #define S_00654C_D1MODE_PRIORITY_B_FORCE_MASK(x) (((x) & 0x1) << 24)
205 #define G_00654C_D1MODE_PRIORITY_B_FORCE_MASK(x) (((x) >> 24) & 0x1)
212 #define S_006D48_D2MODE_PRIORITY_A_OFF(x) (((x) & 0x1) << 16)
213 #define G_006D48_D2MODE_PRIORITY_A_OFF(x) (((x) >> 16) & 0x1)
215 #define S_006D48_D2MODE_PRIORITY_A_ALWAYS_ON(x) (((x) & 0x1) << 20)
216 #define G_006D48_D2MODE_PRIORITY_A_ALWAYS_ON(x) (((x) >> 20) & 0x1)
218 #define S_006D48_D2MODE_PRIORITY_A_FORCE_MASK(x) (((x) & 0x1) << 24)
219 #define G_006D48_D2MODE_PRIORITY_A_FORCE_MASK(x) (((x) >> 24) & 0x1)
225 #define S_006D4C_D2MODE_PRIORITY_B_OFF(x) (((x) & 0x1) << 16)
226 #define G_006D4C_D2MODE_PRIORITY_B_OFF(x) (((x) >> 16) & 0x1)
228 #define S_006D4C_D2MODE_PRIORITY_B_ALWAYS_ON(x) (((x) & 0x1) << 20)
229 #define G_006D4C_D2MODE_PRIORITY_B_ALWAYS_ON(x) (((x) >> 20) & 0x1)
231 #define S_006D4C_D2MODE_PRIORITY_B_FORCE_MASK(x) (((x) & 0x1) << 24)
232 #define G_006D4C_D2MODE_PRIORITY_B_FORCE_MASK(x) (((x) >> 24) & 0x1)
244 #define S_000090_MC_SYSTEM_IDLE(x) (((x) & 0x1) << 0)
245 #define G_000090_MC_SYSTEM_IDLE(x) (((x) >> 0) & 0x1)
247 #define S_000090_MC_SEQUENCER_IDLE(x) (((x) & 0x1) << 1)
248 #define G_000090_MC_SEQUENCER_IDLE(x) (((x) >> 1) & 0x1)
250 #define S_000090_MC_ARBITER_IDLE(x) (((x) & 0x1) << 2)
251 #define G_000090_MC_ARBITER_IDLE(x) (((x) >> 2) & 0x1)
253 #define S_000090_MC_SELECT_PM(x) (((x) & 0x1) << 3)
254 #define G_000090_MC_SELECT_PM(x) (((x) >> 3) & 0x1)
265 #define S_000090_MCA_INIT_EXECUTED(x) (((x) & 0x1) << 16)
266 #define G_000090_MCA_INIT_EXECUTED(x) (((x) >> 16) & 0x1)
268 #define S_000090_MCA_IDLE(x) (((x) & 0x1) << 17)
269 #define G_000090_MCA_IDLE(x) (((x) >> 17) & 0x1)
271 #define S_000090_MCA_SEQ_IDLE(x) (((x) & 0x1) << 18)
272 #define G_000090_MCA_SEQ_IDLE(x) (((x) >> 18) & 0x1)
274 #define S_000090_MCA_ARB_IDLE(x) (((x) & 0x1) << 19)
275 #define G_000090_MCA_ARB_IDLE(x) (((x) >> 19) & 0x1)