• Home
  • History
  • Annotate
  • Raw
  • Download
  • only in /freebsd-13-stable/contrib/llvm-project/llvm/lib/Target/Sparc/AsmParser/

Lines Matching refs:Sparc

1 //===-- SparcAsmParser.cpp - Parse Sparc assembly to MCInst instructions --===//
40 // The generated AsmMatcher SparcGenAsmMatcher uses "Sparc" as the target
43 namespace Sparc {
47 } // end namespace Sparc
80 // Custom parse functions for Sparc specific operands.
131 Sparc::G0, Sparc::G1, Sparc::G2, Sparc::G3,
132 Sparc::G4, Sparc::G5, Sparc::G6, Sparc::G7,
133 Sparc::O0, Sparc::O1, Sparc::O2, Sparc::O3,
134 Sparc::O4, Sparc::O5, Sparc::O6, Sparc::O7,
135 Sparc::L0, Sparc::L1, Sparc::L2, Sparc::L3,
136 Sparc::L4, Sparc::L5, Sparc::L6, Sparc::L7,
137 Sparc::I0, Sparc::I1, Sparc::I2, Sparc::I3,
138 Sparc::I4, Sparc::I5, Sparc::I6, Sparc::I7 };
141 Sparc::F0, Sparc::F1, Sparc::F2, Sparc::F3,
142 Sparc::F4, Sparc::F5, Sparc::F6, Sparc::F7,
143 Sparc::F8, Sparc::F9, Sparc::F10, Sparc::F11,
144 Sparc::F12, Sparc::F13, Sparc::F14, Sparc::F15,
145 Sparc::F16, Sparc::F17, Sparc::F18, Sparc::F19,
146 Sparc::F20, Sparc::F21, Sparc::F22, Sparc::F23,
147 Sparc::F24, Sparc::F25, Sparc::F26, Sparc::F27,
148 Sparc::F28, Sparc::F29, Sparc::F30, Sparc::F31 };
151 Sparc::D0, Sparc::D1, Sparc::D2, Sparc::D3,
152 Sparc::D4, Sparc::D5, Sparc::D6, Sparc::D7,
153 Sparc::D8, Sparc::D9, Sparc::D10, Sparc::D11,
154 Sparc::D12, Sparc::D13, Sparc::D14, Sparc::D15,
155 Sparc::D16, Sparc::D17, Sparc::D18, Sparc::D19,
156 Sparc::D20, Sparc::D21, Sparc::D22, Sparc::D23,
157 Sparc::D24, Sparc::D25, Sparc::D26, Sparc::D27,
158 Sparc::D28, Sparc::D29, Sparc::D30, Sparc::D31 };
161 Sparc::Q0, Sparc::Q1, Sparc::Q2, Sparc::Q3,
162 Sparc::Q4, Sparc::Q5, Sparc::Q6, Sparc::Q7,
163 Sparc::Q8, Sparc::Q9, Sparc::Q10, Sparc::Q11,
164 Sparc::Q12, Sparc::Q13, Sparc::Q14, Sparc::Q15 };
177 Sparc::G0_G1, Sparc::G2_G3, Sparc::G4_G5, Sparc::G6_G7,
178 Sparc::O0_O1, Sparc::O2_O3, Sparc::O4_O5, Sparc::O6_O7,
179 Sparc::L0_L1, Sparc::L2_L3, Sparc::L4_L5, Sparc::L6_L7,
180 Sparc::I0_I1, Sparc::I2_I3, Sparc::I4_I5, Sparc::I6_I7};
183 Sparc::C0, Sparc::C1, Sparc::C2, Sparc::C3,
184 Sparc::C4, Sparc::C5, Sparc::C6, Sparc::C7,
185 Sparc::C8, Sparc::C9, Sparc::C10, Sparc::C11,
186 Sparc::C12, Sparc::C13, Sparc::C14, Sparc::C15,
187 Sparc::C16, Sparc::C17, Sparc::C18, Sparc::C19,
188 Sparc::C20, Sparc::C21, Sparc::C22, Sparc::C23,
189 Sparc::C24, Sparc::C25, Sparc::C26, Sparc::C27,
190 Sparc::C28, Sparc::C29, Sparc::C30, Sparc::C31 };
193 Sparc::C0_C1, Sparc::C2_C3, Sparc::C4_C5, Sparc::C6_C7,
194 Sparc::C8_C9, Sparc::C10_C11, Sparc::C12_C13, Sparc::C14_C15,
195 Sparc::C16_C17, Sparc::C18_C19, Sparc::C20_C21, Sparc::C22_C23,
196 Sparc::C24_C25, Sparc::C26_C27, Sparc::C28_C29, Sparc::C30_C31};
200 /// SparcOperand - Instances of this class represent a parsed Sparc machine
412 if (Reg >= Sparc::G0 && Reg <= Sparc::G7)
413 regIdx = Reg - Sparc::G0;
414 else if (Reg >= Sparc::O0 && Reg <= Sparc::O7)
415 regIdx = Reg - Sparc::O0 + 8;
416 else if (Reg >= Sparc::L0 && Reg <= Sparc::L7)
417 regIdx = Reg - Sparc::L0 + 16;
418 else if (Reg >= Sparc::I0 && Reg <= Sparc::I7)
419 regIdx = Reg - Sparc::I0 + 24;
430 unsigned regIdx = Reg - Sparc::F0;
444 regIdx = Reg - Sparc::F0;
450 regIdx = Reg - Sparc::D0;
465 if (Reg >= Sparc::C0 && Reg <= Sparc::C31)
466 regIdx = Reg - Sparc::C0;
488 Op->Mem.OffsetReg = Sparc::G0; // always 0
539 MCOperand PrevReg = MCOperand::createReg(Sparc::G0);
903 case Sparc::PSR:
906 case Sparc::FSR:
909 case Sparc::FQ:
912 case Sparc::CPSR:
915 case Sparc::CPQ:
918 case Sparc::WIM:
921 case Sparc::TBR:
924 case Sparc::ICC:
1003 RegNo = Sparc::I6;
1009 RegNo = Sparc::O6;
1015 RegNo = Sparc::Y;
1036 RegNo = Sparc::ICC;
1042 RegNo = Sparc::PSR;
1048 RegNo = Sparc::FSR;
1054 RegNo = Sparc::FQ;
1060 RegNo = Sparc::CPSR;
1066 RegNo = Sparc::CPQ;
1072 RegNo = Sparc::WIM;
1078 RegNo = Sparc::TBR;
1085 RegNo = Sparc::ICC;
1095 RegNo = Sparc::FCC0 + intVal;
1165 RegNo = Sparc::TPC;
1170 RegNo = Sparc::TNPC;
1175 RegNo = Sparc::TSTATE;
1180 RegNo = Sparc::TT;
1185 RegNo = Sparc::TICK;
1190 RegNo = Sparc::TBA;
1195 RegNo = Sparc::PSTATE;
1200 RegNo = Sparc::TL;
1205 RegNo = Sparc::PIL;
1210 RegNo = Sparc::CWP;
1215 RegNo = Sparc::CANSAVE;
1220 RegNo = Sparc::CANRESTORE;
1225 RegNo = Sparc::CLEANWIN;
1230 RegNo = Sparc::OTHERWIN;
1235 RegNo = Sparc::WSTATE;