• Home
  • History
  • Annotate
  • Raw
  • Download
  • only in /freebsd-12-stable/contrib/llvm-project/llvm/lib/Target/Mips/MCTargetDesc/

Lines Matching defs:TmpInst

168   MCInst TmpInst;
169 TmpInst.setOpcode(Opcode);
170 TmpInst.addOperand(MCOperand::createReg(Reg0));
171 TmpInst.setLoc(IDLoc);
172 getStreamer().EmitInstruction(TmpInst, *STI);
177 MCInst TmpInst;
178 TmpInst.setOpcode(Opcode);
179 TmpInst.addOperand(MCOperand::createReg(Reg0));
180 TmpInst.addOperand(Op1);
181 TmpInst.setLoc(IDLoc);
182 getStreamer().EmitInstruction(TmpInst, *STI);
197 MCInst TmpInst;
198 TmpInst.setOpcode(Opcode);
199 TmpInst.addOperand(MCOperand::createImm(Imm1));
200 TmpInst.addOperand(MCOperand::createImm(Imm2));
201 TmpInst.setLoc(IDLoc);
202 getStreamer().EmitInstruction(TmpInst, *STI);
208 MCInst TmpInst;
209 TmpInst.setOpcode(Opcode);
210 TmpInst.addOperand(MCOperand::createReg(Reg0));
211 TmpInst.addOperand(MCOperand::createReg(Reg1));
212 TmpInst.addOperand(Op2);
213 TmpInst.setLoc(IDLoc);
214 getStreamer().EmitInstruction(TmpInst, *STI);
226 MCInst TmpInst;
227 TmpInst.setOpcode(Opcode);
228 TmpInst.addOperand(MCOperand::createReg(Reg0));
229 TmpInst.addOperand(MCOperand::createReg(Reg1));
230 TmpInst.addOperand(MCOperand::createReg(Reg2));
231 TmpInst.addOperand(Op3);
232 TmpInst.setLoc(IDLoc);
233 getStreamer().EmitInstruction(TmpInst, *STI);
246 MCInst TmpInst;
247 TmpInst.setOpcode(Opcode);
248 TmpInst.addOperand(MCOperand::createReg(Reg0));
249 TmpInst.addOperand(MCOperand::createReg(Reg1));
250 TmpInst.addOperand(MCOperand::createImm(Imm0));
251 TmpInst.addOperand(MCOperand::createImm(Imm1));
252 TmpInst.addOperand(MCOperand::createImm(Imm2));
253 TmpInst.setLoc(IDLoc);
254 getStreamer().EmitInstruction(TmpInst, *STI);
1133 MCInst TmpInst;
1134 TmpInst.setOpcode(Mips::LUi);
1135 TmpInst.addOperand(MCOperand::createReg(GPReg));
1141 TmpInst.addOperand(MCOperand::createExpr(HiSym));
1142 getStreamer().EmitInstruction(TmpInst, STI);
1144 TmpInst.clear();
1146 TmpInst.setOpcode(Mips::ADDiu);
1147 TmpInst.addOperand(MCOperand::createReg(GPReg));
1148 TmpInst.addOperand(MCOperand::createReg(GPReg));
1154 TmpInst.addOperand(MCOperand::createExpr(LoSym));
1155 getStreamer().EmitInstruction(TmpInst, STI);
1157 TmpInst.clear();
1159 TmpInst.setOpcode(Mips::ADDu);
1160 TmpInst.addOperand(MCOperand::createReg(GPReg));
1161 TmpInst.addOperand(MCOperand::createReg(GPReg));
1162 TmpInst.addOperand(MCOperand::createReg(RegNo));
1163 getStreamer().EmitInstruction(TmpInst, STI);