Lines Matching refs:__mmask16

36 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
38 return (__mmask16)__builtin_ia32_pcmpeqb128_mask((__v16qi)__a, (__v16qi)__b,
39 (__mmask16)-1);
42 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
43 _mm_mask_cmpeq_epi8_mask(__mmask16 __u, __m128i __a, __m128i __b) {
44 return (__mmask16)__builtin_ia32_pcmpeqb128_mask((__v16qi)__a, (__v16qi)__b,
48 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
50 return (__mmask16)__builtin_ia32_ucmpb128_mask((__v16qi)__a, (__v16qi)__b, 0,
51 (__mmask16)-1);
54 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
55 _mm_mask_cmpeq_epu8_mask(__mmask16 __u, __m128i __a, __m128i __b) {
56 return (__mmask16)__builtin_ia32_ucmpb128_mask((__v16qi)__a, (__v16qi)__b, 0,
108 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
110 return (__mmask16)__builtin_ia32_pcmpeqw256_mask((__v16hi)__a, (__v16hi)__b,
111 (__mmask16)-1);
114 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
115 _mm256_mask_cmpeq_epi16_mask(__mmask16 __u, __m256i __a, __m256i __b) {
116 return (__mmask16)__builtin_ia32_pcmpeqw256_mask((__v16hi)__a, (__v16hi)__b,
120 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
122 return (__mmask16)__builtin_ia32_ucmpw256_mask((__v16hi)__a, (__v16hi)__b, 0,
123 (__mmask16)-1);
126 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
127 _mm256_mask_cmpeq_epu16_mask(__mmask16 __u, __m256i __a, __m256i __b) {
128 return (__mmask16)__builtin_ia32_ucmpw256_mask((__v16hi)__a, (__v16hi)__b, 0,
132 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
134 return (__mmask16)__builtin_ia32_cmpb128_mask((__v16qi)__a, (__v16qi)__b, 5,
135 (__mmask16)-1);
138 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
139 _mm_mask_cmpge_epi8_mask(__mmask16 __u, __m128i __a, __m128i __b) {
140 return (__mmask16)__builtin_ia32_cmpb128_mask((__v16qi)__a, (__v16qi)__b, 5,
144 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
146 return (__mmask16)__builtin_ia32_ucmpb128_mask((__v16qi)__a, (__v16qi)__b, 5,
147 (__mmask16)-1);
150 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
151 _mm_mask_cmpge_epu8_mask(__mmask16 __u, __m128i __a, __m128i __b) {
152 return (__mmask16)__builtin_ia32_ucmpb128_mask((__v16qi)__a, (__v16qi)__b, 5,
204 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
206 return (__mmask16)__builtin_ia32_cmpw256_mask((__v16hi)__a, (__v16hi)__b, 5,
207 (__mmask16)-1);
210 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
211 _mm256_mask_cmpge_epi16_mask(__mmask16 __u, __m256i __a, __m256i __b) {
212 return (__mmask16)__builtin_ia32_cmpw256_mask((__v16hi)__a, (__v16hi)__b, 5,
216 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
218 return (__mmask16)__builtin_ia32_ucmpw256_mask((__v16hi)__a, (__v16hi)__b, 5,
219 (__mmask16)-1);
222 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
223 _mm256_mask_cmpge_epu16_mask(__mmask16 __u, __m256i __a, __m256i __b) {
224 return (__mmask16)__builtin_ia32_ucmpw256_mask((__v16hi)__a, (__v16hi)__b, 5,
228 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
230 return (__mmask16)__builtin_ia32_pcmpgtb128_mask((__v16qi)__a, (__v16qi)__b,
231 (__mmask16)-1);
234 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
235 _mm_mask_cmpgt_epi8_mask(__mmask16 __u, __m128i __a, __m128i __b) {
236 return (__mmask16)__builtin_ia32_pcmpgtb128_mask((__v16qi)__a, (__v16qi)__b,
240 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
242 return (__mmask16)__builtin_ia32_ucmpb128_mask((__v16qi)__a, (__v16qi)__b, 6,
243 (__mmask16)-1);
246 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
247 _mm_mask_cmpgt_epu8_mask(__mmask16 __u, __m128i __a, __m128i __b) {
248 return (__mmask16)__builtin_ia32_ucmpb128_mask((__v16qi)__a, (__v16qi)__b, 6,
300 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
302 return (__mmask16)__builtin_ia32_pcmpgtw256_mask((__v16hi)__a, (__v16hi)__b,
303 (__mmask16)-1);
306 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
307 _mm256_mask_cmpgt_epi16_mask(__mmask16 __u, __m256i __a, __m256i __b) {
308 return (__mmask16)__builtin_ia32_pcmpgtw256_mask((__v16hi)__a, (__v16hi)__b,
312 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
314 return (__mmask16)__builtin_ia32_ucmpw256_mask((__v16hi)__a, (__v16hi)__b, 6,
315 (__mmask16)-1);
318 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
319 _mm256_mask_cmpgt_epu16_mask(__mmask16 __u, __m256i __a, __m256i __b) {
320 return (__mmask16)__builtin_ia32_ucmpw256_mask((__v16hi)__a, (__v16hi)__b, 6,
324 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
326 return (__mmask16)__builtin_ia32_cmpb128_mask((__v16qi)__a, (__v16qi)__b, 2,
327 (__mmask16)-1);
330 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
331 _mm_mask_cmple_epi8_mask(__mmask16 __u, __m128i __a, __m128i __b) {
332 return (__mmask16)__builtin_ia32_cmpb128_mask((__v16qi)__a, (__v16qi)__b, 2,
336 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
338 return (__mmask16)__builtin_ia32_ucmpb128_mask((__v16qi)__a, (__v16qi)__b, 2,
339 (__mmask16)-1);
342 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
343 _mm_mask_cmple_epu8_mask(__mmask16 __u, __m128i __a, __m128i __b) {
344 return (__mmask16)__builtin_ia32_ucmpb128_mask((__v16qi)__a, (__v16qi)__b, 2,
396 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
398 return (__mmask16)__builtin_ia32_cmpw256_mask((__v16hi)__a, (__v16hi)__b, 2,
399 (__mmask16)-1);
402 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
403 _mm256_mask_cmple_epi16_mask(__mmask16 __u, __m256i __a, __m256i __b) {
404 return (__mmask16)__builtin_ia32_cmpw256_mask((__v16hi)__a, (__v16hi)__b, 2,
408 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
410 return (__mmask16)__builtin_ia32_ucmpw256_mask((__v16hi)__a, (__v16hi)__b, 2,
411 (__mmask16)-1);
414 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
415 _mm256_mask_cmple_epu16_mask(__mmask16 __u, __m256i __a, __m256i __b) {
416 return (__mmask16)__builtin_ia32_ucmpw256_mask((__v16hi)__a, (__v16hi)__b, 2,
420 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
422 return (__mmask16)__builtin_ia32_cmpb128_mask((__v16qi)__a, (__v16qi)__b, 1,
423 (__mmask16)-1);
426 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
427 _mm_mask_cmplt_epi8_mask(__mmask16 __u, __m128i __a, __m128i __b) {
428 return (__mmask16)__builtin_ia32_cmpb128_mask((__v16qi)__a, (__v16qi)__b, 1,
432 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
434 return (__mmask16)__builtin_ia32_ucmpb128_mask((__v16qi)__a, (__v16qi)__b, 1,
435 (__mmask16)-1);
438 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
439 _mm_mask_cmplt_epu8_mask(__mmask16 __u, __m128i __a, __m128i __b) {
440 return (__mmask16)__builtin_ia32_ucmpb128_mask((__v16qi)__a, (__v16qi)__b, 1,
492 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
494 return (__mmask16)__builtin_ia32_cmpw256_mask((__v16hi)__a, (__v16hi)__b, 1,
495 (__mmask16)-1);
498 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
499 _mm256_mask_cmplt_epi16_mask(__mmask16 __u, __m256i __a, __m256i __b) {
500 return (__mmask16)__builtin_ia32_cmpw256_mask((__v16hi)__a, (__v16hi)__b, 1,
504 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
506 return (__mmask16)__builtin_ia32_ucmpw256_mask((__v16hi)__a, (__v16hi)__b, 1,
507 (__mmask16)-1);
510 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
511 _mm256_mask_cmplt_epu16_mask(__mmask16 __u, __m256i __a, __m256i __b) {
512 return (__mmask16)__builtin_ia32_ucmpw256_mask((__v16hi)__a, (__v16hi)__b, 1,
516 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
518 return (__mmask16)__builtin_ia32_cmpb128_mask((__v16qi)__a, (__v16qi)__b, 4,
519 (__mmask16)-1);
522 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
523 _mm_mask_cmpneq_epi8_mask(__mmask16 __u, __m128i __a, __m128i __b) {
524 return (__mmask16)__builtin_ia32_cmpb128_mask((__v16qi)__a, (__v16qi)__b, 4,
528 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
530 return (__mmask16)__builtin_ia32_ucmpb128_mask((__v16qi)__a, (__v16qi)__b, 4,
531 (__mmask16)-1);
534 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
535 _mm_mask_cmpneq_epu8_mask(__mmask16 __u, __m128i __a, __m128i __b) {
536 return (__mmask16)__builtin_ia32_ucmpb128_mask((__v16qi)__a, (__v16qi)__b, 4,
588 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
590 return (__mmask16)__builtin_ia32_cmpw256_mask((__v16hi)__a, (__v16hi)__b, 4,
591 (__mmask16)-1);
594 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
595 _mm256_mask_cmpneq_epi16_mask(__mmask16 __u, __m256i __a, __m256i __b) {
596 return (__mmask16)__builtin_ia32_cmpw256_mask((__v16hi)__a, (__v16hi)__b, 4,
600 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
602 return (__mmask16)__builtin_ia32_ucmpw256_mask((__v16hi)__a, (__v16hi)__b, 4,
603 (__mmask16)-1);
606 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
607 _mm256_mask_cmpneq_epu16_mask(__mmask16 __u, __m256i __a, __m256i __b) {
608 return (__mmask16)__builtin_ia32_ucmpw256_mask((__v16hi)__a, (__v16hi)__b, 4,
630 _mm256_mask_add_epi16 (__m256i __W, __mmask16 __U, __m256i __A, __m256i __B) {
634 (__mmask16) __U);
638 _mm256_maskz_add_epi16 (__mmask16 __U, __m256i __A, __m256i __B) {
643 (__mmask16) __U);
664 _mm256_mask_sub_epi16 (__m256i __W, __mmask16 __U, __m256i __A, __m256i __B) {
668 (__mmask16) __U);
672 _mm256_maskz_sub_epi16 (__mmask16 __U, __m256i __A, __m256i __B) {
677 (__mmask16) __U);
680 _mm_mask_add_epi8 (__m128i __W, __mmask16 __U, __m128i __A, __m128i __B) {
684 (__mmask16) __U);
688 _mm_maskz_add_epi8 (__mmask16 __U, __m128i __A, __m128i __B) {
693 (__mmask16) __U);
714 _mm_mask_sub_epi8 (__m128i __W, __mmask16 __U, __m128i __A, __m128i __B) {
718 (__mmask16) __U);
722 _mm_maskz_sub_epi8 (__mmask16 __U, __m128i __A, __m128i __B) {
727 (__mmask16) __U);
748 _mm256_mask_mullo_epi16 (__m256i __W, __mmask16 __U, __m256i __A, __m256i __B) {
752 (__mmask16) __U);
756 _mm256_maskz_mullo_epi16 (__mmask16 __U, __m256i __A, __m256i __B) {
761 (__mmask16) __U);
782 _mm_mask_blend_epi8 (__mmask16 __U, __m128i __A, __m128i __W)
786 (__mmask16) __U);
806 _mm256_mask_blend_epi16 (__mmask16 __U, __m256i __A, __m256i __W)
810 (__mmask16) __U);
814 _mm_mask_abs_epi8 (__m128i __W, __mmask16 __U, __m128i __A)
818 (__mmask16) __U);
822 _mm_maskz_abs_epi8 (__mmask16 __U, __m128i __A)
826 (__mmask16) __U);
862 _mm256_mask_abs_epi16 (__m256i __W, __mmask16 __U, __m256i __A)
866 (__mmask16) __U);
870 _mm256_maskz_abs_epi16 (__mmask16 __U, __m256i __A)
874 (__mmask16) __U);
886 _mm_mask_packs_epi32 (__m128i __W, __mmask16 __M, __m128i __A,
895 _mm256_maskz_packs_epi32 (__mmask16 __M, __m256i __A, __m256i __B)
904 _mm256_mask_packs_epi32 (__m256i __W, __mmask16 __M, __m256i __A,
913 _mm_maskz_packs_epi16 (__mmask16 __M, __m128i __A, __m128i __B)
922 _mm_mask_packs_epi16 (__m128i __W, __mmask16 __M, __m128i __A,
960 _mm_mask_packus_epi32 (__m128i __W, __mmask16 __M, __m128i __A,
969 _mm256_maskz_packus_epi32 (__mmask16 __M, __m256i __A, __m256i __B)
978 _mm256_mask_packus_epi32 (__m256i __W, __mmask16 __M, __m256i __A,
988 _mm_maskz_packus_epi16 (__mmask16 __M, __m128i __A, __m128i __B)
997 _mm_mask_packus_epi16 (__m128i __W, __mmask16 __M, __m128i __A,
1026 _mm_mask_adds_epi8 (__m128i __W, __mmask16 __U, __m128i __A,
1032 (__mmask16) __U);
1036 _mm_maskz_adds_epi8 (__mmask16 __U, __m128i __A, __m128i __B)
1041 (__mmask16) __U);
1083 _mm256_mask_adds_epi16 (__m256i __W, __mmask16 __U, __m256i __A,
1089 (__mmask16) __U);
1093 _mm256_maskz_adds_epi16 (__mmask16 __U, __m256i __A, __m256i __B)
1098 (__mmask16) __U);
1102 _mm_mask_adds_epu8 (__m128i __W, __mmask16 __U, __m128i __A,
1108 (__mmask16) __U);
1112 _mm_maskz_adds_epu8 (__mmask16 __U, __m128i __A, __m128i __B)
1117 (__mmask16) __U);
1159 _mm256_mask_adds_epu16 (__m256i __W, __mmask16 __U, __m256i __A,
1165 (__mmask16) __U);
1169 _mm256_maskz_adds_epu16 (__mmask16 __U, __m256i __A, __m256i __B)
1174 (__mmask16) __U);
1178 _mm_mask_avg_epu8 (__m128i __W, __mmask16 __U, __m128i __A,
1184 (__mmask16) __U);
1188 _mm_maskz_avg_epu8 (__mmask16 __U, __m128i __A, __m128i __B)
1193 (__mmask16) __U);
1235 _mm256_mask_avg_epu16 (__m256i __W, __mmask16 __U, __m256i __A,
1241 (__mmask16) __U);
1245 _mm256_maskz_avg_epu16 (__mmask16 __U, __m256i __A, __m256i __B)
1250 (__mmask16) __U);
1254 _mm_maskz_max_epi8 (__mmask16 __M, __m128i __A, __m128i __B)
1259 (__mmask16) __M);
1263 _mm_mask_max_epi8 (__m128i __W, __mmask16 __M, __m128i __A,
1269 (__mmask16) __M);
1311 _mm256_maskz_max_epi16 (__mmask16 __M, __m256i __A, __m256i __B)
1316 (__mmask16) __M);
1320 _mm256_mask_max_epi16 (__m256i __W, __mmask16 __M, __m256i __A,
1326 (__mmask16) __M);
1330 _mm_maskz_max_epu8 (__mmask16 __M, __m128i __A, __m128i __B)
1335 (__mmask16) __M);
1339 _mm_mask_max_epu8 (__m128i __W, __mmask16 __M, __m128i __A,
1345 (__mmask16) __M);
1387 _mm256_maskz_max_epu16 (__mmask16 __M, __m256i __A, __m256i __B)
1392 (__mmask16) __M);
1396 _mm256_mask_max_epu16 (__m256i __W, __mmask16 __M, __m256i __A,
1402 (__mmask16) __M);
1406 _mm_maskz_min_epi8 (__mmask16 __M, __m128i __A, __m128i __B)
1411 (__mmask16) __M);
1415 _mm_mask_min_epi8 (__m128i __W, __mmask16 __M, __m128i __A,
1421 (__mmask16) __M);
1463 _mm256_maskz_min_epi16 (__mmask16 __M, __m256i __A, __m256i __B)
1468 (__mmask16) __M);
1472 _mm256_mask_min_epi16 (__m256i __W, __mmask16 __M, __m256i __A,
1478 (__mmask16) __M);
1482 _mm_maskz_min_epu8 (__mmask16 __M, __m128i __A, __m128i __B)
1487 (__mmask16) __M);
1491 _mm_mask_min_epu8 (__m128i __W, __mmask16 __M, __m128i __A,
1497 (__mmask16) __M);
1539 _mm256_maskz_min_epu16 (__mmask16 __M, __m256i __A, __m256i __B)
1544 (__mmask16) __M);
1548 _mm256_mask_min_epu16 (__m256i __W, __mmask16 __M, __m256i __A,
1554 (__mmask16) __M);
1558 _mm_mask_shuffle_epi8 (__m128i __W, __mmask16 __U, __m128i __A,
1564 (__mmask16) __U);
1568 _mm_maskz_shuffle_epi8 (__mmask16 __U, __m128i __A, __m128i __B)
1573 (__mmask16) __U);
1596 _mm_mask_subs_epi8 (__m128i __W, __mmask16 __U, __m128i __A,
1602 (__mmask16) __U);
1606 _mm_maskz_subs_epi8 (__mmask16 __U, __m128i __A, __m128i __B)
1611 (__mmask16) __U);
1653 _mm256_mask_subs_epi16 (__m256i __W, __mmask16 __U, __m256i __A,
1659 (__mmask16) __U);
1663 _mm256_maskz_subs_epi16 (__mmask16 __U, __m256i __A, __m256i __B)
1668 (__mmask16) __U);
1672 _mm_mask_subs_epu8 (__m128i __W, __mmask16 __U, __m128i __A,
1678 (__mmask16) __U);
1682 _mm_maskz_subs_epu8 (__mmask16 __U, __m128i __A, __m128i __B)
1687 (__mmask16) __U);
1729 _mm256_mask_subs_epu16 (__m256i __W, __mmask16 __U, __m256i __A,
1735 (__mmask16) __U);
1739 _mm256_maskz_subs_epu16 (__mmask16 __U, __m256i __A, __m256i __B)
1744 (__mmask16) __U);
1759 __mmask16 __U, __m256i __B)
1764 (__mmask16) __U);
1802 (__mmask16) -1);
1806 _mm256_mask_permutex2var_epi16 (__m256i __A, __mmask16 __U,
1812 (__mmask16) __U);
1816 _mm256_maskz_permutex2var_epi16 (__mmask16 __U, __m256i __A,
1822 (__mmask16) __U);
1842 _mm256_mask_maddubs_epi16 (__m256i __W, __mmask16 __U, __m256i __X,
1847 (__mmask16) __U);
1851 _mm256_maskz_maddubs_epi16 (__mmask16 __U, __m256i __X, __m256i __Y) {
1855 (__mmask16) __U);
1916 (__mmask16) -1);
1920 _mm256_mask_cvtsepi16_epi8 (__m128i __O, __mmask16 __M, __m256i __A) {
1927 _mm256_maskz_cvtsepi16_epi8 (__mmask16 __M, __m256i __A) {
1958 (__mmask16) -1);
1962 _mm256_mask_cvtusepi16_epi8 (__m128i __O, __mmask16 __M, __m256i __A) {
1969 _mm256_maskz_cvtusepi16_epi8 (__mmask16 __M, __m256i __A) {
2001 (__mmask16) -1);
2005 _mm256_mask_cvtepi16_epi8 (__m128i __O, __mmask16 __M, __m256i __A) {
2012 _mm256_maskz_cvtepi16_epi8 (__mmask16 __M, __m256i __A) {
2035 _mm256_mask_mulhrs_epi16 (__m256i __W, __mmask16 __U, __m256i __X, __m256i __Y) {
2039 (__mmask16) __U);
2043 _mm256_maskz_mulhrs_epi16 (__mmask16 __U, __m256i __X, __m256i __Y) {
2047 (__mmask16) __U);
2068 _mm256_mask_mulhi_epu16 (__m256i __W, __mmask16 __U, __m256i __A,
2073 (__mmask16) __U);
2077 _mm256_maskz_mulhi_epu16 (__mmask16 __U, __m256i __A, __m256i __B) {
2081 (__mmask16) __U);
2102 _mm256_mask_mulhi_epi16 (__m256i __W, __mmask16 __U, __m256i __A,
2107 (__mmask16) __U);
2111 _mm256_maskz_mulhi_epi16 (__mmask16 __U, __m256i __A, __m256i __B) {
2115 (__mmask16) __U);
2119 _mm_mask_unpackhi_epi8 (__m128i __W, __mmask16 __U, __m128i __A,
2124 (__mmask16) __U);
2128 _mm_maskz_unpackhi_epi8 (__mmask16 __U, __m128i __A, __m128i __B) {
2132 (__mmask16) __U);
2170 _mm256_mask_unpackhi_epi16 (__m256i __W, __mmask16 __U, __m256i __A,
2175 (__mmask16) __U);
2179 _mm256_maskz_unpackhi_epi16 (__mmask16 __U, __m256i __A, __m256i __B) {
2183 (__mmask16) __U);
2187 _mm_mask_unpacklo_epi8 (__m128i __W, __mmask16 __U, __m128i __A,
2192 (__mmask16) __U);
2196 _mm_maskz_unpacklo_epi8 (__mmask16 __U, __m128i __A, __m128i __B) {
2200 (__mmask16) __U);
2238 _mm256_mask_unpacklo_epi16 (__m256i __W, __mmask16 __U, __m256i __A,
2243 (__mmask16) __U);
2247 _mm256_maskz_unpacklo_epi16 (__mmask16 __U, __m256i __A, __m256i __B) {
2251 (__mmask16) __U);
2255 (__mmask16)__builtin_ia32_cmpb128_mask((__v16qi)(__m128i)(a), \
2257 (p), (__mmask16)-1); })
2260 (__mmask16)__builtin_ia32_cmpb128_mask((__v16qi)(__m128i)(a), \
2262 (p), (__mmask16)(m)); })
2265 (__mmask16)__builtin_ia32_ucmpb128_mask((__v16qi)(__m128i)(a), \
2267 (p), (__mmask16)-1); })
2270 (__mmask16)__builtin_ia32_ucmpb128_mask((__v16qi)(__m128i)(a), \
2272 (p), (__mmask16)(m)); })
2315 (__mmask16)__builtin_ia32_cmpw256_mask((__v16hi)(__m256i)(a), \
2317 (p), (__mmask16)-1); })
2320 (__mmask16)__builtin_ia32_cmpw256_mask((__v16hi)(__m256i)(a), \
2322 (p), (__mmask16)(m)); })
2325 (__mmask16)__builtin_ia32_ucmpw256_mask((__v16hi)(__m256i)(a), \
2327 (p), (__mmask16)-1); })
2330 (__mmask16)__builtin_ia32_ucmpw256_mask((__v16hi)(__m256i)(a), \
2332 (p), (__mmask16)(m)); })