Lines Matching refs:__mmask16

40 typedef unsigned short __mmask16;
85 _mm512_maskz_set1_epi32(__mmask16 __M, int __A)
200 _mm512_mask_and_epi32(__m512i __src, __mmask16 __k, __m512i __a, __m512i __b)
205 (__mmask16) __k);
208 _mm512_maskz_and_epi32(__mmask16 __k, __m512i __a, __m512i __b)
214 (__mmask16) __k);
248 (__mmask16) -1);
252 _mm512_mask_andnot_epi32 (__m512i __W, __mmask16 __U, __m512i __A, __m512i __B)
257 (__mmask16) __U);
261 _mm512_maskz_andnot_epi32 (__mmask16 __U, __m512i __A, __m512i __B)
267 (__mmask16) __U);
304 _mm512_mask_or_epi32(__m512i __src, __mmask16 __k, __m512i __a, __m512i __b)
309 (__mmask16) __k);
312 _mm512_maskz_or_epi32(__mmask16 __k, __m512i __a, __m512i __b)
318 (__mmask16) __k);
352 _mm512_mask_xor_epi32(__m512i __src, __mmask16 __k, __m512i __a, __m512i __b)
357 (__mmask16) __k);
360 _mm512_maskz_xor_epi32(__mmask16 __k, __m512i __a, __m512i __b)
366 (__mmask16) __k);
505 _mm512_mask_add_epi32 (__m512i __W, __mmask16 __U, __m512i __A, __m512i __B)
510 (__mmask16) __U);
514 _mm512_maskz_add_epi32 (__mmask16 __U, __m512i __A, __m512i __B)
520 (__mmask16) __U);
530 _mm512_mask_sub_epi32 (__m512i __W, __mmask16 __U, __m512i __A, __m512i __B)
535 (__mmask16) __U);
539 _mm512_maskz_sub_epi32 (__mmask16 __U, __m512i __A, __m512i __B)
545 (__mmask16) __U);
566 (__mmask16) -1,
638 (__mmask16) -1);
648 (__mmask16) -1);
689 (__mmask16) -1,
761 (__mmask16) -1);
771 (__mmask16) -1);
857 _mm512_maskz_mullo_epi32 (__mmask16 __M, __m512i __A, __m512i __B)
867 _mm512_mask_mullo_epi32 (__m512i __W, __mmask16 __M, __m512i __A, __m512i __B)
888 (__mmask16) -1,
906 (__mmask16) -1);
944 (__mmask16) -1);
1017 (__mmask16) -1);
1098 _mm512_mask_add_ps(__m512 __W, __mmask16 __U, __m512 __A, __m512 __B) {
1102 (__mmask16) __U,
1107 _mm512_maskz_add_ps(__mmask16 __U, __m512 __A, __m512 __B) {
1111 (__mmask16) __U,
1129 (__v16sf) _mm512_setzero_ps(), (__mmask16) -1, __R); })
1133 (__v16sf) __W, (__mmask16)__U, __R); })
1137 (__v16sf) _mm512_setzero_ps(), (__mmask16)__U, __R); })
1218 _mm512_mask_sub_ps(__m512 __W, __mmask16 __U, __m512 __A, __m512 __B) {
1222 (__mmask16) __U,
1227 _mm512_maskz_sub_ps(__mmask16 __U, __m512 __A, __m512 __B) {
1232 (__mmask16) __U,
1250 (__v16sf) _mm512_setzero_ps (), (__mmask16) -1, __R);})
1254 (__v16sf) __W, (__mmask16) __U, __R); });
1258 (__v16sf) _mm512_setzero_ps (), (__mmask16) __U, __R);});
1339 _mm512_mask_mul_ps(__m512 __W, __mmask16 __U, __m512 __A, __m512 __B) {
1343 (__mmask16) __U,
1348 _mm512_maskz_mul_ps(__mmask16 __U, __m512 __A, __m512 __B) {
1353 (__mmask16) __U,
1371 (__v16sf) _mm512_setzero_ps (), (__mmask16) -1, __R);})
1375 (__v16sf) __W, (__mmask16) __U, __R); });
1379 (__v16sf) _mm512_setzero_ps (), (__mmask16) __U, __R);});
1461 _mm512_mask_div_ps(__m512 __W, __mmask16 __U, __m512 __A, __m512 __B) {
1465 (__mmask16) __U,
1470 _mm512_maskz_div_ps(__mmask16 __U, __m512 __A, __m512 __B) {
1475 (__mmask16) __U,
1493 (__v16sf) _mm512_setzero_ps (), (__mmask16) -1, __R);})
1497 (__v16sf) __W, (__mmask16) __U, __R); });
1501 (__v16sf) _mm512_setzero_ps (), (__mmask16) __U, __R);});
1706 (__mmask16) -1, (R)); })
1712 (__mmask16) (U), (R)); })
1718 (__mmask16) (U), (R)); })
1724 (__mmask16) (U), (R)); })
1730 (__mmask16) -1, (R)); })
1736 (__mmask16) (U), (R)); })
1742 (__mmask16) (U), (R)); })
1748 (__mmask16) -1, (R)); })
1754 (__mmask16) (U), (R)); })
1760 (__mmask16) (U), (R)); })
1766 (__mmask16) -1, (R)); })
1772 (__mmask16) (U), (R)); })
1781 (__mmask16) -1,
1786 _mm512_mask_fmadd_ps(__m512 __A, __mmask16 __U, __m512 __B, __m512 __C)
1791 (__mmask16) __U,
1796 _mm512_mask3_fmadd_ps(__m512 __A, __m512 __B, __m512 __C, __mmask16 __U)
1801 (__mmask16) __U,
1806 _mm512_maskz_fmadd_ps(__mmask16 __U, __m512 __A, __m512 __B, __m512 __C)
1811 (__mmask16) __U,
1821 (__mmask16) -1,
1826 _mm512_mask_fmsub_ps(__m512 __A, __mmask16 __U, __m512 __B, __m512 __C)
1831 (__mmask16) __U,
1836 _mm512_maskz_fmsub_ps(__mmask16 __U, __m512 __A, __m512 __B, __m512 __C)
1841 (__mmask16) __U,
1851 (__mmask16) -1,
1856 _mm512_mask3_fnmadd_ps(__m512 __A, __m512 __B, __m512 __C, __mmask16 __U)
1861 (__mmask16) __U,
1866 _mm512_maskz_fnmadd_ps(__mmask16 __U, __m512 __A, __m512 __B, __m512 __C)
1871 (__mmask16) __U,
1881 (__mmask16) -1,
1886 _mm512_maskz_fnmsub_ps(__mmask16 __U, __m512 __A, __m512 __B, __m512 __C)
1891 (__mmask16) __U,
2010 (__mmask16) -1, (R)); })
2016 (__mmask16) (U), (R)); })
2022 (__mmask16) (U), (R)); })
2028 (__mmask16) (U), (R)); })
2034 (__mmask16) -1, (R)); })
2040 (__mmask16) (U), (R)); })
2046 (__mmask16) (U), (R)); })
2055 (__mmask16) -1,
2060 _mm512_mask_fmaddsub_ps(__m512 __A, __mmask16 __U, __m512 __B, __m512 __C)
2065 (__mmask16) __U,
2070 _mm512_mask3_fmaddsub_ps(__m512 __A, __m512 __B, __m512 __C, __mmask16 __U)
2075 (__mmask16) __U,
2080 _mm512_maskz_fmaddsub_ps(__mmask16 __U, __m512 __A, __m512 __B, __m512 __C)
2085 (__mmask16) __U,
2095 (__mmask16) -1,
2100 _mm512_mask_fmsubadd_ps(__m512 __A, __mmask16 __U, __m512 __B, __m512 __C)
2105 (__mmask16) __U,
2110 _mm512_maskz_fmsubadd_ps(__mmask16 __U, __m512 __A, __m512 __B, __m512 __C)
2115 (__mmask16) __U,
2138 (__mmask16) (U), (R)); })
2142 _mm512_mask3_fmsub_ps(__m512 __A, __m512 __B, __m512 __C, __mmask16 __U)
2147 (__mmask16) __U,
2170 (__mmask16) (U), (R)); })
2174 _mm512_mask3_fmsubadd_ps(__m512 __A, __m512 __B, __m512 __C, __mmask16 __U)
2179 (__mmask16) __U,
2202 (__mmask16) (U), (R)); })
2206 _mm512_mask_fnmadd_ps(__m512 __A, __mmask16 __U, __m512 __B, __m512 __C)
2211 (__mmask16) __U,
2250 (__mmask16) (U), (R)); })
2256 (__mmask16) (U), (R)); })
2260 _mm512_mask_fnmsub_ps(__m512 __A, __mmask16 __U, __m512 __B, __m512 __C)
2265 (__mmask16) __U,
2270 _mm512_mask3_fnmsub_ps(__m512 __A, __m512 __B, __m512 __C, __mmask16 __U)
2275 (__mmask16) __U,
2290 (__mmask16) -1);
2318 (__mmask16) -1);
2331 (__mmask16)-1); })
2360 _mm512_mask_blend_ps(__mmask16 __U, __m512 __A, __m512 __W)
2364 (__mmask16) __U);
2376 _mm512_mask_blend_epi32(__mmask16 __U, __m512i __A, __m512i __W)
2380 (__mmask16) __U);
2386 (__mmask16)__builtin_ia32_cmpps512_mask((__v16sf)(__m512)(A), \
2388 (P), (__mmask16)-1, (R)); })
2391 (__mmask16)__builtin_ia32_cmpps512_mask((__v16sf)(__m512)(A), \
2393 (P), (__mmask16)(U), (R)); })
2425 (__mmask16) -1,
2432 (__mmask16)-1, (R)); })
2437 (__mmask16)-1, (R)); })
2473 (__mmask16) -1,
2483 (__mmask16) -1, _MM_FROUND_CUR_DIRECTION);
2503 (__mmask16)-1, (R)); })
2508 (__mmask16)-1, (R)); })
2518 (__mmask16)-1, (R)); })
2560 static __inline __mmask16 __DEFAULT_FN_ATTRS
2563 return (__mmask16) __builtin_ia32_ptestmd512 ((__v16si) __A,
2565 (__mmask16) -1);
2579 _mm512_maskz_loadu_epi32(__mmask16 __U, void const *__P)
2584 (__mmask16) __U);
2597 _mm512_maskz_loadu_ps(__mmask16 __U, void const *__P)
2602 (__mmask16) __U);
2615 _mm512_maskz_load_ps(__mmask16 __U, void const *__P)
2620 (__mmask16) __U);
2656 (__mmask16) -1);
2678 _mm512_mask_storeu_epi32(void *__P, __mmask16 __U, __m512i __A)
2681 (__mmask16) __U);
2697 _mm512_mask_storeu_ps(void *__P, __mmask16 __U, __m512 __A)
2700 (__mmask16) __U);
2706 __builtin_ia32_storeups512_mask((__v16sf *)__P, (__v16sf)__A, (__mmask16)-1);
2722 _mm512_mask_store_ps(void *__P, __mmask16 __U, __m512 __A)
2725 (__mmask16) __U);
2736 static __inline __mmask16 __DEFAULT_FN_ATTRS
2737 _mm512_knot(__mmask16 __M)
2744 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2746 return (__mmask16)__builtin_ia32_pcmpeqd512_mask((__v16si)__a, (__v16si)__b,
2747 (__mmask16)-1);
2750 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2751 _mm512_mask_cmpeq_epi32_mask(__mmask16 __u, __m512i __a, __m512i __b) {
2752 return (__mmask16)__builtin_ia32_pcmpeqd512_mask((__v16si)__a, (__v16si)__b,
2756 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2758 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 0,
2759 (__mmask16)-1);
2762 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2763 _mm512_mask_cmpeq_epu32_mask(__mmask16 __u, __m512i __a, __m512i __b) {
2764 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 0,
2792 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2794 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 5,
2795 (__mmask16)-1);
2798 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2799 _mm512_mask_cmpge_epi32_mask(__mmask16 __u, __m512i __a, __m512i __b) {
2800 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 5,
2804 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2806 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 5,
2807 (__mmask16)-1);
2810 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2811 _mm512_mask_cmpge_epu32_mask(__mmask16 __u, __m512i __a, __m512i __b) {
2812 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 5,
2840 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2842 return (__mmask16)__builtin_ia32_pcmpgtd512_mask((__v16si)__a, (__v16si)__b,
2843 (__mmask16)-1);
2846 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2847 _mm512_mask_cmpgt_epi32_mask(__mmask16 __u, __m512i __a, __m512i __b) {
2848 return (__mmask16)__builtin_ia32_pcmpgtd512_mask((__v16si)__a, (__v16si)__b,
2852 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2854 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 6,
2855 (__mmask16)-1);
2858 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2859 _mm512_mask_cmpgt_epu32_mask(__mmask16 __u, __m512i __a, __m512i __b) {
2860 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 6,
2888 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2890 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 2,
2891 (__mmask16)-1);
2894 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2895 _mm512_mask_cmple_epi32_mask(__mmask16 __u, __m512i __a, __m512i __b) {
2896 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 2,
2900 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2902 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 2,
2903 (__mmask16)-1);
2906 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2907 _mm512_mask_cmple_epu32_mask(__mmask16 __u, __m512i __a, __m512i __b) {
2908 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 2,
2936 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2938 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 1,
2939 (__mmask16)-1);
2942 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2943 _mm512_mask_cmplt_epi32_mask(__mmask16 __u, __m512i __a, __m512i __b) {
2944 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 1,
2948 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2950 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 1,
2951 (__mmask16)-1);
2954 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2955 _mm512_mask_cmplt_epu32_mask(__mmask16 __u, __m512i __a, __m512i __b) {
2956 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 1,
2984 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2986 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 4,
2987 (__mmask16)-1);
2990 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2991 _mm512_mask_cmpneq_epi32_mask(__mmask16 __u, __m512i __a, __m512i __b) {
2992 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 4,
2996 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
2998 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 4,
2999 (__mmask16)-1);
3002 static __inline__ __mmask16 __DEFAULT_FN_ATTRS
3003 _mm512_mask_cmpneq_epu32_mask(__mmask16 __u, __m512i __a, __m512i __b) {
3004 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 4,
3033 (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)(__m512i)(a), \
3035 (__mmask16)-1); })
3038 (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)(__m512i)(a), \
3040 (__mmask16)-1); })
3053 (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)(__m512i)(a), \
3055 (__mmask16)(m)); })
3058 (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)(__m512i)(a), \
3060 (__mmask16)(m)); })