Lines Matching defs:ext_reg

73 ext_reg (const struct ia64_operand *self, ia64_insn code, ia64_insn *valuep)
454 { REG, ins_reg, ext_reg, "ar", {{ 7, 20}}, 0, /* AR3 */
456 { REG, ins_reg, ext_reg, "b", {{ 3, 6}}, 0, /* B1 */
458 { REG, ins_reg, ext_reg, "b", {{ 3, 13}}, 0, /* B2 */
460 { REG, ins_reg, ext_reg, "cr", {{ 7, 20}}, 0, /* CR */
462 { REG, ins_reg, ext_reg, "f", {{ 7, 6}}, 0, /* F1 */
464 { REG, ins_reg, ext_reg, "f", {{ 7, 13}}, 0, /* F2 */
466 { REG, ins_reg, ext_reg, "f", {{ 7, 20}}, 0, /* F3 */
468 { REG, ins_reg, ext_reg, "f", {{ 7, 27}}, 0, /* F4 */
470 { REG, ins_reg, ext_reg, "p", {{ 6, 6}}, 0, /* P1 */
472 { REG, ins_reg, ext_reg, "p", {{ 6, 27}}, 0, /* P2 */
474 { REG, ins_reg, ext_reg, "r", {{ 7, 6}}, 0, /* R1 */
476 { REG, ins_reg, ext_reg, "r", {{ 7, 13}}, 0, /* R2 */
478 { REG, ins_reg, ext_reg, "r", {{ 7, 20}}, 0, /* R3 */
480 { REG, ins_reg, ext_reg, "r", {{ 2, 20}}, 0, /* R3_2 */
484 { IND, ins_reg, ext_reg, "", {{7, 20}}, 0, /* MR3 */
488 { IND, ins_reg, ext_reg, "cpuid", {{7, 20}}, 0, /* CPUID_R3 */
490 { IND, ins_reg, ext_reg, "dbr", {{7, 20}}, 0, /* DBR_R3 */
492 { IND, ins_reg, ext_reg, "dtr", {{7, 20}}, 0, /* DTR_R3 */
494 { IND, ins_reg, ext_reg, "itr", {{7, 20}}, 0, /* ITR_R3 */
496 { IND, ins_reg, ext_reg, "ibr", {{7, 20}}, 0, /* IBR_R3 */
498 { IND, ins_reg, ext_reg, "msr", {{7, 20}}, 0, /* MSR_R3 */
500 { IND, ins_reg, ext_reg, "pkr", {{7, 20}}, 0, /* PKR_R3 */
502 { IND, ins_reg, ext_reg, "pmc", {{7, 20}}, 0, /* PMC_R3 */
504 { IND, ins_reg, ext_reg, "pmd", {{7, 20}}, 0, /* PMD_R3 */
506 { IND, ins_reg, ext_reg, "rr", {{7, 20}}, 0, /* RR_R3 */