Lines Matching refs:u64

42 /* 0x00300 */	u64	usdc_vpath;
46 /* 0x00a00 */ u64 wrdma_alarm_status;
48 /* 0x00a08 */ u64 wrdma_alarm_mask;
51 /* 0x00a30 */ u64 prc_alarm_reg;
56 /* 0x00a38 */ u64 prc_alarm_mask;
57 /* 0x00a40 */ u64 prc_alarm_alarm;
58 /* 0x00a48 */ u64 prc_cfg1;
68 /* 0x00a60 */ u64 prc_cfg4;
78 /* 0x00a68 */ u64 prc_cfg5;
80 /* 0x00a70 */ u64 prc_cfg6;
88 /* 0x00a78 */ u64 prc_cfg7;
95 /* 0x00a80 */ u64 tim_dest_addr;
97 /* 0x00a88 */ u64 prc_rxd_doorbell;
99 /* 0x00a90 */ u64 rqa_prty_for_vp;
101 /* 0x00a98 */ u64 rxdmem_size;
103 /* 0x00aa0 */ u64 frm_in_progress_cnt;
106 /* 0x00aa8 */ u64 rx_multi_cast_stats;
108 /* 0x00ab0 */ u64 rx_frm_transferred;
110 /* 0x00ab8 */ u64 rxd_returned;
114 /* 0x00c00 */ u64 kdfc_fifo_trpl_partition;
118 /* 0x00c08 */ u64 kdfc_fifo_trpl_ctrl;
120 /* 0x00c10 */ u64 kdfc_trpl_fifo_0_ctrl;
132 /* 0x00c18 */ u64 kdfc_trpl_fifo_1_ctrl;
144 /* 0x00c20 */ u64 kdfc_trpl_fifo_2_ctrl;
155 /* 0x00c28 */ u64 kdfc_trpl_fifo_0_wb_address;
157 /* 0x00c30 */ u64 kdfc_trpl_fifo_1_wb_address;
159 /* 0x00c38 */ u64 kdfc_trpl_fifo_2_wb_address;
161 /* 0x00c40 */ u64 kdfc_trpl_fifo_offset;
165 /* 0x00c48 */ u64 kdfc_drbl_triplet_total;
169 /* 0x00c60 */ u64 usdc_drbl_ctrl;
172 /* 0x00c68 */ u64 usdc_vp_ready;
176 /* 0x00c70 */ u64 kdfc_status;
182 /* 0x00c80 */ u64 xmac_rpa_vcfg;
189 /* 0x00c88 */ u64 rxmac_vcfg0;
197 /* 0x00c90 */ u64 rxmac_vcfg1;
201 /* 0x00c98 */ u64 rts_access_steer_ctrl;
209 /* 0x00ca0 */ u64 rts_access_steer_data0;
211 /* 0x00ca8 */ u64 rts_access_steer_data1;
215 /* 0x00d00 */ u64 xmac_vsport_choice;
217 /* 0x00d08 */ u64 xmac_stats_cfg;
218 /* 0x00d10 */ u64 xmac_stats_access_cmd;
222 /* 0x00d18 */ u64 xmac_stats_access_data;
224 /* 0x00d20 */ u64 asic_ntwk_vp_ctrl;
230 /* 0x00d30 */ u64 xgmac_vp_int_status;
232 /* 0x00d38 */ u64 xgmac_vp_int_mask;
233 /* 0x00d40 */ u64 asic_ntwk_vp_err_reg;
240 /* 0x00d48 */ u64 asic_ntwk_vp_err_mask;
241 /* 0x00d50 */ u64 asic_ntwk_vp_err_alarm;
244 /* 0x00d80 */ u64 rtdma_bw_ctrl;
247 /* 0x00d88 */ u64 rtdma_rd_optimization_ctrl;
264 /* 0x00d90 */ u64 pda_pcc_job_monitor;
266 /* 0x00d98 */ u64 tx_protocol_assist_cfg;
271 /* 0x01000 */ u64 tim_cfg1_int_num[4];
281 /* 0x01020 */ u64 tim_cfg2_int_num[4];
286 /* 0x01040 */ u64 tim_cfg3_int_num[4];
292 /* 0x01060 */ u64 tim_wrkld_clc;
299 /* 0x01068 */ u64 tim_bitmap;
303 /* 0x01070 */ u64 tim_ring_assn;
305 /* 0x01078 */ u64 tim_remap;
310 /* 0x01080 */ u64 tim_vpath_map;
312 /* 0x01088 */ u64 tim_pci_cfg;
319 /* 0x01100 */ u64 sgrp_assign;
321 /* 0x01108 */ u64 sgrp_aoa_and_result;
324 /* 0x01110 */ u64 rpe_pci_cfg;
346 /* 0x01118 */ u64 rpe_lro_cfg;
351 /* 0x01120 */ u64 pe_mr2vp_ack_blk_limit;
353 /* 0x01128 */ u64 pe_mr2vp_rirr_lirr_blk_limit;
358 /* 0x01130 */ u64 txpe_pci_nce_cfg;
364 /* 0x01180 */ u64 msg_qpad_en_cfg;
373 /* 0x01188 */ u64 msg_pci_cfg;
378 /* 0x01190 */ u64 umqdmq_ir_init;
380 /* 0x01198 */ u64 dmq_ir_int;
385 /* 0x011a0 */ u64 dmq_bwr_init_add;
387 /* 0x011a8 */ u64 dmq_bwr_init_byte;
389 /* 0x011b0 */ u64 dmq_ir;
391 /* 0x011b8 */ u64 umq_int;
396 /* 0x011c0 */ u64 umq_mr2vp_bwr_pfch_init;
398 /* 0x011c8 */ u64 umq_bwr_pfch_ctrl;
400 /* 0x011d0 */ u64 umq_mr2vp_bwr_eol;
402 /* 0x011d8 */ u64 umq_bwr_init_add;
404 /* 0x011e0 */ u64 umq_bwr_init_byte;
406 /* 0x011e8 */ u64 gendma_int;
411 /* 0x011f0 */ u64 umqdmq_ir_init_notify;
413 /* 0x011f8 */ u64 dmq_init_notify;
415 /* 0x01200 */ u64 umq_init_notify;
419 /* 0x01380 */ u64 tpa_cfg;
426 /* 0x01400 */ u64 tx_vp_reset_discarded_frms;
431 /* 0x01480 */ u64 fau_rpa_vcfg;
437 /* 0x014a8 */ u64 fau_adaptive_lro_filter_ctrl;
445 /* 0x014b0 */ u64 fau_adaptive_lro_filter_ip_data0;
447 /* 0x014b8 */ u64 fau_adaptive_lro_filter_ip_data1;
449 /* 0x014c0 */ u64 fau_adaptive_lro_filter_vlan_data;
454 /* 0x014d0 */ u64 dbg_stats_rx_mpa;
458 /* 0x014d8 */ u64 dbg_stats_rx_fau;
465 /* 0x014f0 */ u64 fbmc_vp_rdy;
469 /* 0x01e00 */ u64 vpath_pcipif_int_status;
472 /* 0x01e08 */ u64 vpath_pcipif_int_mask;
475 /* 0x01e20 */ u64 srpcim_msg_to_vpath_reg;
477 /* 0x01e28 */ u64 srpcim_msg_to_vpath_mask;
478 /* 0x01e30 */ u64 srpcim_msg_to_vpath_alarm;
481 /* 0x01ea0 */ u64 vpath_to_srpcim_wmsg;
483 /* 0x01ea8 */ u64 vpath_to_srpcim_wmsg_trig;
487 /* 0x02000 */ u64 vpath_general_int_status;
492 /* 0x02008 */ u64 vpath_general_int_mask;
497 /* 0x02010 */ u64 vpath_ppif_int_status;
503 /* 0x02018 */ u64 vpath_ppif_int_mask;
504 /* 0x02020 */ u64 kdfcctl_errors_reg;
514 /* 0x02028 */ u64 kdfcctl_errors_mask;
515 /* 0x02030 */ u64 kdfcctl_errors_alarm;
518 /* 0x02040 */ u64 general_errors_reg;
526 /* 0x02048 */ u64 general_errors_mask;
527 /* 0x02050 */ u64 general_errors_alarm;
528 /* 0x02058 */ u64 pci_config_errors_reg;
532 /* 0x02060 */ u64 pci_config_errors_mask;
533 /* 0x02068 */ u64 pci_config_errors_alarm;
534 /* 0x02070 */ u64 mrpcim_to_vpath_alarm_reg;
536 /* 0x02078 */ u64 mrpcim_to_vpath_alarm_mask;
537 /* 0x02080 */ u64 mrpcim_to_vpath_alarm_alarm;
538 /* 0x02088 */ u64 srpcim_to_vpath_alarm_reg;
540 /* 0x02090 */ u64 srpcim_to_vpath_alarm_mask;
541 /* 0x02098 */ u64 srpcim_to_vpath_alarm_alarm;
544 /* 0x02108 */ u64 kdfcctl_status;
551 /* 0x02110 */ u64 rsthdlr_status;
554 /* 0x02118 */ u64 fifo0_status;
556 /* 0x02120 */ u64 fifo1_status;
558 /* 0x02128 */ u64 fifo2_status;
562 /* 0x02158 */ u64 tgt_illegal_access;
566 /* 0x02200 */ u64 vpath_general_cfg1;
576 /* 0x02208 */ u64 vpath_general_cfg2;
578 /* 0x02210 */ u64 vpath_general_cfg3;
582 /* 0x02220 */ u64 kdfcctl_cfg0;
613 /* 0x02228 */ u64 dblgen_cfg0;
619 /* 0x02230 */ u64 dblgen_cfg1;
621 /* 0x02238 */ u64 dblgen_cfg2;
623 /* 0x02240 */ u64 dblgen_cfg3;
625 /* 0x02248 */ u64 dblgen_cfg4;
627 /* 0x02250 */ u64 dblgen_cfg5;
629 /* 0x02258 */ u64 dblgen_cfg6;
631 /* 0x02260 */ u64 dblgen_cfg7;
633 /* 0x02268 */ u64 stats_cfg;
635 /* 0x02270 */ u64 interrupt_cfg0;
643 /* 0x02280 */ u64 interrupt_cfg2;
645 /* 0x02288 */ u64 one_shot_vect0_en;
647 /* 0x02290 */ u64 one_shot_vect1_en;
649 /* 0x02298 */ u64 one_shot_vect2_en;
651 /* 0x022a0 */ u64 one_shot_vect3_en;
655 /* 0x022b0 */ u64 pci_config_access_cfg1;
658 /* 0x022b8 */ u64 pci_config_access_cfg2;
660 /* 0x022c0 */ u64 pci_config_access_status;
665 /* 0x02300 */ u64 vpath_debug_stats0;
667 /* 0x02308 */ u64 vpath_debug_stats1;
669 /* 0x02310 */ u64 vpath_debug_stats2;
671 /* 0x02318 */ u64 vpath_debug_stats3;
673 /* 0x02320 */ u64 vpath_debug_stats4;
675 /* 0x02328 */ u64 vpath_debug_stats5;
677 /* 0x02330 */ u64 vpath_debug_stats6;
679 /* 0x02338 */ u64 vpath_genstats_count01;
684 /* 0x02340 */ u64 vpath_genstats_count23;
689 /* 0x02348 */ u64 vpath_genstats_count4;
692 /* 0x02350 */ u64 vpath_genstats_count5;
697 /* 0x02540 */ u64 qcc_pci_cfg;
710 /* 0x02600 */ u64 h2l_vpath_config;
713 /* 0x02608 */ u64 h2l_zero_byte_read_address;
718 /* 0x02640 */ u64 ph2l_vp_cfg0;