Lines Matching defs:ptp

2553 	uint64_t ptp                          : 1;  /**< PTP interrupt-enable */
2591 uint64_t ptp : 1;
2610 uint64_t ptp : 1; /**< Write 1 to clear CIU2_EN_xx_yy_MIO[PTP] */
2648 uint64_t ptp : 1;
2667 uint64_t ptp : 1; /**< Write 1 to enable CIU2_EN_xx_yy_MIO[PTP] */
2705 uint64_t ptp : 1;
3657 uint64_t ptp : 1; /**< PTP interrupt-enable */
3695 uint64_t ptp : 1;
3714 uint64_t ptp : 1; /**< Write 1 to clear CIU2_EN_xx_yy_MIO[PTP] */
3752 uint64_t ptp : 1;
3771 uint64_t ptp : 1; /**< Write 1 to enable CIU2_EN_xx_yy_MIO[PTP] */
3809 uint64_t ptp : 1;
4761 uint64_t ptp : 1; /**< PTP interrupt-enable */
4799 uint64_t ptp : 1;
4818 uint64_t ptp : 1; /**< Write 1 to clear CIU2_EN_xx_yy_MIO[PTP] */
4856 uint64_t ptp : 1;
4875 uint64_t ptp : 1; /**< Write 1 to enable CIU2_EN_xx_yy_MIO[PTP] */
4913 uint64_t ptp : 1;
5865 uint64_t ptp : 1; /**< PTP interrupt-enable */
5903 uint64_t ptp : 1;
5922 uint64_t ptp : 1; /**< Write 1 to clear CIU2_EN_xx_yy_MIO[PTP] */
5960 uint64_t ptp : 1;
5979 uint64_t ptp : 1; /**< Write 1 to enable CIU2_EN_xx_yy_MIO[PTP] */
6017 uint64_t ptp : 1;
7052 uint64_t ptp : 1; /**< PTP interrupt
7103 uint64_t ptp : 1;
7477 uint64_t ptp : 1; /**< PTP interrupt
7528 uint64_t ptp : 1;
7902 uint64_t ptp : 1; /**< PTP interrupt
7953 uint64_t ptp : 1;
8327 uint64_t ptp : 1; /**< PTP interrupt
8378 uint64_t ptp : 1;
8773 uint64_t ptp : 1; /**< PTP interrupt source
8823 uint64_t ptp : 1;
9213 uint64_t ptp : 1; /**< PTP interrupt source
9263 uint64_t ptp : 1;
9656 uint64_t ptp : 1; /**< PTP interrupt source
9706 uint64_t ptp : 1;
10096 uint64_t ptp : 1; /**< PTP interrupt source
10146 uint64_t ptp : 1;